在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 623|回复: 4

[求助] SRAM 六管单元仿真的一些疑问

[复制链接]
发表于 2025-2-26 18:15:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
楼主比较小白,最近在研究SRAM的仿真,查了不少资料,有一个疑问,不少地方都有提到为了保证读取时节点数据不被改变,需要下拉管足够强,但是在写入的时候为了改数据,又要传输管足够强。有点搞不懂到底该谁强,才能在该改变数据的时候能改变,在不该改变数据的时候不改变呢....
发表于 2025-2-26 18:31:50 | 显示全部楼层
本帖最后由 andyfan 于 2025-2-26 18:33 编辑

传统6T,需要下拉》传输》上拉的这种设计来满足你说的要求。

读的时候,通过下拉》传输来保证内部数据不被更改,写的时候,通过传输》上拉来保证能够更改。

先进工艺,最小的6T单元本身已经没有任何读写margin了,完全依赖外围读写辅助电路来完成读写。
发表于 2025-2-26 18:55:28 | 显示全部楼层


andyfan 发表于 2025-2-26 18:31
传统6T,需要下拉》传输》上拉的这种设计来满足你说的要求。

读的时候,通过下拉》传输来保证内部数据不被 ...


先进工艺,最小的6T单元本身已经没有任何读写margin了,完全依赖外围读写辅助电路来完成读写。

??


先进工艺  ? finfet  ?


snm  很小 ??  ?

SRAM的静态SNM和WNM的仿真
https://bbs.eetop.cn/thread-884304-2-1.html


 楼主| 发表于 2025-2-27 10:03:02 | 显示全部楼层


andyfan 发表于 2025-2-26 18:31
传统6T,需要下拉》传输》上拉的这种设计来满足你说的要求。

读的时候,通过下拉》传输来保证内部数据不被 ...


哇感谢大佬强弱问题明白了,顺带一...大佬说的先进工艺指的是? 我现在仿的是SMIC 130和65 的体硅MOS 外围电路好像还是传统的译码器+灵敏放大器的结构
发表于 2025-2-27 10:12:44 | 显示全部楼层


Kasch 发表于 2025-2-27 10:03
哇感谢大佬强弱问题明白了,顺带一...大佬说的先进工艺指的是? 我现在仿的是SMIC 130和65  ...


FINFET工艺,如下图所示,读稳定性,写的的MARGIN,读的速度,都几乎快没了。当然这是指CELL本身,而之前这些是通过调整PG/PD/PU的尺寸实现的。

另外这是指最高密度的CELL,如果对速度有要求的场合,是可以选1:2:2的CELL的。


。。
屏幕截图 2025-02-27 100954.png

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-22 23:55 , Processed in 0.019788 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表