在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 932|回复: 4

[求助] LDO输出电压tran启动仿真时呈现锯齿状波形

[复制链接]
发表于 2025-2-12 22:20:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
LDO使用的运放类型是带隙比较器的结构,即只有1个输入,结构框图如下图所示,在进行tran仿真启动时,不管加不加负载,LDO的输出波形呈现锯齿状,但stb仿真时的相位裕度也是够的,调节负载电容甚至到10uF,还会有这种现象发生,请问前辈这是什么原因导致的?
50c8a39a1ab15fff330214256834a97.png
e99cba3dbc488581cdce3960326bc31.png



发表于 2025-2-13 09:07:26 | 显示全部楼层
有点意思,第一次见这种结构
发表于 2025-2-17 14:25:13 | 显示全部楼层
为什么要用这个结构,有什么好处呢
发表于 2025-2-17 14:26:20 | 显示全部楼层
还有既然用了这种结构为什么不把两条支路的三极管集电极接到一起,节省一路电流呢?
 楼主| 发表于 2025-2-18 17:58:20 | 显示全部楼层


明月半倚深秋Lyb 发表于 2025-2-17 14:25
为什么要用这个结构,有什么好处呢


是为了降低电流,不用再额外用bandgap提供参考电压了,这个就只有1个输入,vin与内部三极管与电阻匹配出来的vref做比较,改变输出电压的大小
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-14 08:44 , Processed in 0.022559 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表