手机号码,快捷登录
找回密码
登录 注册
flyskyseu 发表于 2024-12-24 16:46 因为没有反标成功,延时还是用来std cell verilog model中的延时
举报
guiqix 发表于 2024-12-24 17:14 如果使用SDF3.0,试下+define+NTC+RECREM、+neg_tchk、-negdelay(负值反标)
wyhhhxq23 发表于 2024-12-24 16:57 但是反标报告显示的反标率是100%
flyskyseu 发表于 2024-12-24 17:28 都出错了,就别看那个报告了
wyhhhxq23 发表于 2024-12-24 17:32 那我应该如何使这些cell全都标记上呢?求教
flyskyseu 发表于 2024-12-24 17:39 我看错了,我以为是sdf2.1不能反标,sdf3.0能反标;没想到是sdf3.0仿真有问题。 那会不会是std cell比较 ...
wyhhhxq23 发表于 2024-12-24 17:42 我用波形查看的就是sdf3.0的延时对不上,sdf2.1没有mismatch所以没有核对它的延时 ...
flyskyseu 发表于 2024-12-24 17:51 那就是sdf3.0反标有问题,你看看波形上sdf2.1能反标上吗,能反标就用sdf2.1呗 ...
wyhhhxq23 发表于 2024-12-24 18:01 sdf2.1可以反标,但是我们一般用sdf3.0,而且确实出现过几次这样的问题,要排查一下原因 ...
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2024-12-26 03:46 , Processed in 0.020986 second(s), 5 queries , Gzip On, Redis On.