在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 131|回复: 3

[求助] 轨对轨运放设计

[复制链接]
发表于 6 小时前 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
根据经典的1:3电流镜方法设计一个恒定跨导的轨对轨运放,输入级的原理图如图1所示,扫描输入的共模电压VCM,但是得到的跨导之和出现的情况很奇怪。采用的是5V的晶体管,输入管的跨导之和在2.5V的时候进行跳变,想请问原因是什么,查阅资料,正确的波形图应该是跨导之和分别在nmos晶体管和pmos晶体管的阈值处有轻微跳变。这种问题该如何修改

1.png
2.png
3.png
发表于 4 小时前 | 显示全部楼层
本帖最后由 Leo123P 于 2024-12-20 13:52 编辑

kuadaohengidng
发表于 4 小时前 | 显示全部楼层
是不是切换的电压设置的不太合理,管子的阈值电压怎么这么大
 楼主| 发表于 3 小时前 | 显示全部楼层


JustdoitAbel 发表于 2024-12-20 13:44
是不是切换的电压设置的不太合理,管子的阈值电压怎么这么大


输入晶体管的阈值在1.25V左右,加上偏置晶体管的Vds约为1.2V,实际输入晶体管的Vgs大概也就是在1.25V左右,输入晶体管在2.5V的时候工作在亚阈值区的临界点附近。是因为偏置晶体管占用的Vds太多了导致的吗
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-20 18:13 , Processed in 0.017083 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表