在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 196|回复: 2

[求助] CCIA中Ripple Reduction Loop 为什么在斩波频率处产生一个notch filter?

[复制链接]
发表于 5 天前 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本人大四小白求教,关于CCIA放大器,论文中Ripple Reduction Loop (RRL)会在斩波频率处产生一个notch filter的响应,看了一下文献推导,图中X→C的波特图推导出来如下:,想请教下这个是怎么变成在斩波频率处的notch filter的?是因为被CH3调制到高频了吗?但是另一种反馈回路DC Servo Loop为什么可以实现一个高通特性而不被调制到斩波频率处?
萌新跪求解答


                               
登录/注册后可看大图


                               
登录/注册后可看大图



发表于 3 天前 | 显示全部楼层
因为这个是环路的频响决定的呀~
RRL在低频处很高增益,fch处没有增益;这就保证了被CH1调制的输入信号可以正常的通过(被CH3解调后经过积分器,整体来看就是2阶运放),而处于DC的Vos被环路增益所抑制,这个Notch的带宽也就是你图里的那样,跟RRL环路的带宽相同。
发表于 3 天前 | 显示全部楼层
1.ripple reduction loop对哪个信号产生了notch?是系统对vin到vout产生了notch还是什么,这个你要明确2.dc servo loop,dc的意思是直流,它想处理的是dc的东西,高通是可以处理高频信号,dc servo loop高通是个什么情况?所以,你要弄明白notch是对谁的notch,高通是对谁的高通。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 01:12 , Processed in 0.021757 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表