在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 341|回复: 2

[讨论] Sigma delta modulator的环路参数设计方法(close-loop fitting)

[复制链接]
发表于 2024-12-15 12:01:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在进行CT sigma delta modulator环路参数设计时,为了能够使得积分器的非理想因素(有限增益、有限带宽)对环路NTF的影响较小,使用close-loop Fitting的设计方法进行环路参数计算,本人按照该设计方法,对下面这篇论文所使用的架构进行了参数计算,计算出的结果与论文中给出的结果差别较大,想问下有没有朋友知道这个正确的算法流程?在此给出参考论文以及算法思路,望广大网友可以一起讨论。

Paper_A 6mW 70.1dB SNDR and 20MHz BW CTSD Modulator.pdf (2.85 MB, 下载次数: 25 )
截图20241215115432.png D23397D8192B622F0E2F911136D35819.png


发表于 2024-12-16 13:23:44 来自手机 | 显示全部楼层
请问下这个是哪本书里面的.谢谢
 楼主| 发表于 2024-12-17 00:57:41 | 显示全部楼层


ftr123 发表于 2024-12-16 13:23
请问下这个是哪本书里面的.谢谢


understanding sigma delta converter
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 03:58 , Processed in 0.016027 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表