在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 801|回复: 20

[求助] 关于UVLO里面反相器的困难

[复制链接]
发表于 2024-10-1 10:58:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
做一个简单的UVLO,UV阈值V+=4.5V,UV阈值V-=4V,电源电压正常工作的时候可以达到10V。但是所用的工艺库里所有的MOS,栅源电压都不能抗超过5V的电压,如此一来最后的waveshaping反相器,以及最下面的这个n-type开关管扛不住10V的电压。这种问题应该如何解决?

                               
登录/注册后可看大图

发表于 2024-10-1 13:26:36 | 显示全部楼层
我能想到的就是降低电源电压,毕竟反相器的输出非高即低。可以加个简单的预稳压电路
发表于 2024-10-1 13:49:43 | 显示全部楼层
楼主可以分享一下这个图的论文嘛
发表于 2024-10-1 18:45:47 | 显示全部楼层
用一个片内LDO降压
 楼主| 发表于 2024-10-1 19:08:42 | 显示全部楼层


傒苏 发表于 2024-10-1 13:26
我能想到的就是降低电源电压,毕竟反相器的输出非高即低。可以加个简单的预稳压电路 ...


确实确实,我想的是给比较器和反相器的VDD加一个简单的regulator。


然后我还想问一下,UVLO的输出是怎么控制系统的呀?按照我自己的想法,以及看到过的资料,都是控制导通VDD的开关管。针对我自己的系统的话,我直接把UVLO的输出接在LDO的电源端,是不是就可以了?因为UVLO的输出有一个反相器嘛,就把反相器的上拉管作为一个开关管。

                               
登录/注册后可看大图

 楼主| 发表于 2024-10-1 19:13:41 | 显示全部楼层


Liu_Suyang 发表于 2024-10-1 13:49
楼主可以分享一下这个图的论文嘛


这张图只是这篇paper的introduction里面的传统结构,并不是它提出的结构

A high reliability under-voltage lock out circuit for power driver IC.pdf

4.74 MB, 下载次数: 39 , 下载积分: 资产 -3 信元, 下载支出 3 信元

 楼主| 发表于 2024-10-1 19:16:15 | 显示全部楼层


acrofoxAgain 发表于 2024-10-1 18:45
用一个片内LDO降压


好的,谢谢
 楼主| 发表于 2024-10-1 19:21:00 | 显示全部楼层


傒苏 发表于 2024-10-1 13:26
我能想到的就是降低电源电压,毕竟反相器的输出非高即低。可以加个简单的预稳压电路 ...


确实确实

然后我还想问一下,UVLO的输出是像下面这样控制系统的吗?按我自己的想法以及资料上面都是用它控制一个开关管,那具体针对我这个系统的话,我是不是可以把它的输出直接接在系统的LDO上,毕竟UVLO的输出端是一个反相器,我想把反相器的上拉管作为开关管。

                               
登录/注册后可看大图

 楼主| 发表于 2024-10-1 20:04:34 | 显示全部楼层


傒苏 发表于 2024-10-1 13:26
我能想到的就是降低电源电压,毕竟反相器的输出非高即低。可以加个简单的预稳压电路 ...


确实确实,谢谢
发表于 2024-10-2 10:55:12 | 显示全部楼层
好东西,学习了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 20:02 , Processed in 0.042715 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表