在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 229|回复: 0

[资料] 设计原理图:417-基于XCVU9P+ C6678的8T8R的无线MIMO平台 万兆加速计算卡

[复制链接]
发表于 2024-9-23 11:35:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
设计原理图:417-基于XCVU9P+ C6678的8T8R的无线MIMO平台
基于XCVU9P+ C6678的8T8R的无线MIMO平台

一、板卡概述
       板卡基于TI TMS320C6678 DSP和XCVU9P高性能FPGA,FPGA接入4片AD9361 无线射频,构建8输入8输出的无线MIMO平台,丰富的FPGA资源和8核DSP为算法验证和信号处理提供强大能力。

417-02.gif
二、技术指标

●  板卡为自定义结构,板卡大小332mmx260mm;
●  FPGA采用Xilinx Virtex UltralSCALE+ 系列芯片 XCVU9P;
●  板载4路QSPF28+,每路数据速率40Gbps,100Gbps(或者RDB连接器);
●  DSP处理器采用TI 8核处理器TMS320C6678;
●  DSP 外挂一组64-bit DDR3颗粒,总容量1GB,数据速率1333Mb/s;
●  DSP 采用EMIF16 NorFlash加载模式,NorFlash容量32MB;
●  DSP 外挂一路千兆以太网1000BASE-T;
●  FPGA与DSP之间通过RapidIO x4互联。
●  4片AD9361指标:1. 射频频率:70MHz~6GHz; ADC/DAC采集:12位; 瞬时带宽:56MHz; RF匹配电阻:50欧;共用同源时钟(AD9516输出)。

三、软件

●  CFPGA 加载测试代码;
●  CFPGA对电源、时钟、复位等控制测试代码;
●  CFPGA部分SPI/GPIO等接口测试代码;
●  DSP部分Flash加载测试代码;
●  DSP部分DDR3接口测试代码;
●  DSP网口部分测试代码;
●  DSP与FPGA之间SRIO测试代码;
●  DSP部分SPI/IIC/GPIO接口测试代码;
●  XCVU9P部分BPI加载测试代码;
●  XCVU9P部分QSFP+测试代码;
●  XCVU9P部分AD9361接口测试代码;

四、物理特性

●  工作温度:商业级 0℃~+55℃,工业级-40℃~+85℃;
●  工作湿度:10%~80%;


五、供电要求:

●  直流电源供电,整板大功耗100W;
●  供电电压:12V/10A;
●  电源纹波:≤10%;

六、应用领域
      高速数据采集,无线通信。
417-01 2023 3-23.jpg

标签: PCIe信号处理板 , XCVU9P板卡 , 高速数据采集 , 万兆加速计算 , 芯片验证平台

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 11:06 , Processed in 0.014538 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表