马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本设计为一款低噪声斩波运放,Vos<10uV,Noise @1KHz=7.6nV/sqrtHz,GBP=1.9MHz。
以下隐藏内容为本设计用到的工艺信息:
本设计目标通过TI的经典结构,实现AD8628的性能。AD8628是目前ADI在车规级OP领域销量很好的一款芯片,指标比较具有代表性 设计过程和信息: ①确定输入对gm:无论多级运放还是单级运放,通常都希望能让输入对作为噪声的主要来源,比如一般占40%~50%。AD8628noise@1kHz为22nV/rtHz,通过4kTr/gm可以得到gm≈36uS。为了获得更低的噪声,本设计在功耗基本一致的情况下,增大gm至2mS,降低噪声。 ②通过GBW确定Cc:出于稳定性要求,运放的主极点一般放在电路内部,这样即使负载电容发生变化,OP也能保持稳定。AD8628GBP=2MHz,通过gm/Cc=2π*2M得到补偿电容Cc≈160pF ③确定输入对电流Id:设计OP时为了获得较高的能效(gm/Id),通常把输入和输出级都偏置在亚阈值区,gm/Id通常在18以上。本设计按gm/Id=20计算,得到输入对尾电流Ict=2Id=200uA ④输出级电流Io:由于输出级贡献次级点,因此需要将输出级gm设计的大一些,保证次级点在带外。本设计外挂50pF负载,因此通过gm/Cload=GBW,得到gm最小值为630uS,同时为了降低功耗,也需要保证输出级高能效,即gm/Io较高。本设计将gm/id设定在20,得到输出静态电流Io=30uA(以上为最保底要求,实际上为了稳定性会适当调整) ⑤至于其他指标,Vos按需增加尺寸即可;低频积分噪声主要贡献来自1/f噪声,同样按需增加尺寸; ⑥本设计不足之处:AD8628是R2R输入,但本设计仅支持0~VDD-0.6V输入 免责声明: 该电路非本人设计,并没有拿该电路进行盈利。分享该电路主要帮助初学者少走弯路,加快学习速度。发扬互联网开源精神,不要重复造轮子。
|