在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: WL8906

[求助] 上面给的TI的ADS5463 ADC芯片项目怎样设计?

[复制链接]
发表于 2024-8-15 19:22:30 | 显示全部楼层


WL8906 发表于 2024-8-15 17:14
小白 不知道选什么工艺 上头说smic.18工艺可能做不到500MPPS采样率


上22nm?
发表于 2024-8-17 07:11:35 | 显示全部楼层
本帖最后由 jake 于 2024-8-16 20:01 编辑

这个片子是BiCOM3做的,TI自己的analog工艺。即使提图成功,其他foundary做出来的性能可能差很远。
内部其实就是三个flash ADC构成的pipeline,residue amp是关键,数字correction无非就是加减,乘。ADS5463 datasheet有一张block diagram,可以参考。
顺便讲一句,做这个系列的设计团队很多年前就全部被裁了。。。
发表于 2024-8-17 13:25:00 | 显示全部楼层


WL8906 发表于 2024-8-15 17:14
小白 不知道选什么工艺 上头说smic.18工艺可能做不到500MPPS采样率


0.18 500M采用 难得
发表于 2024-8-20 14:31:05 | 显示全部楼层


semico_ljj 发表于 2024-8-17 13:25
0.18 500M采用 难得


大佬能不能从原理上解释一下为什么
 楼主| 发表于 2024-8-21 14:58:55 | 显示全部楼层
已联系站主删帖,不用再讨论这个问题了 谢谢大家
发表于 2024-8-26 14:07:17 | 显示全部楼层


jake 发表于 2024-8-17 07:11
这个片子是BiCOM3做的,TI自己的analog工艺。即使提图成功,其他foundary做出来的性能可能差很远。
内部其 ...


老哥行家呀,模拟也这么懂
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-18 16:55 , Processed in 0.017259 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表