在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 562|回复: 3

[求助] SAR ADC前仿ss工艺角有效位数从9.6bit下降到5.2bit

[复制链接]
发表于 2024-6-25 20:39:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
ss工艺角下动态性能下降明显,然后去看了cdac的逐次逼近的输出信号,发现ss工艺角下,部分信号逐次逼近失灵
微信图片_20240625203818.png
 楼主| 发表于 2024-6-25 20:41:58 | 显示全部楼层
这是正常在tt工艺角下,CDAC逐次逼近的输出波形
微信图片_20240625204111.png
发表于 2024-6-25 20:54:37 | 显示全部楼层


RedHe 发表于 2024-6-25 20:41
这是正常在tt工艺角下,CDAC逐次逼近的输出波形


看下每一步切换,是比较器比不对,还是sar逻辑没翻转,还是cdac切换不准
 楼主| 发表于 2024-7-2 13:09:24 | 显示全部楼层
调整了很多模块,最终发现是CDAC的开关驱动能力不足导致的,增大了开关尺寸之后ss工艺角下就正常了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 18:40 , Processed in 0.016656 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表