马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
官网下载原安装包,共107GB
Vivado 2024.1版主要亮点:
1. 通用访问与性能提升:
- 新增MicroBlaze V软处理器(基于RISC V开源ISA)提供了更广泛的通用访问能力。
- 对于Versal器件,QoR(FMAX)得到了显著增强,有助于提升系统性能。
针对multi-SLR Versal器件优化了整个SLR边界的时钟与P&R物理优化过程中由用户控制的重新定时用户控制的时钟树选择可实现时钟偏差的最小化2. 时钟与物理优化:
- 针对multi-SLR Versal器件,整个SLR边界的时钟与P&R物理优化期间提供了由用户控制的重定时和时钟树选择功能,这有助于最大程度减小时钟偏差。
3. Dynamic Function eXchange (DFX) 提升:
- 增强了DFX设计的报告,有助于设计收敛。
- 为串列配置以及针对Versal SSIT器件的DFX增加了支持,满足PCIe®时序要求。
4. Power Design Manager增强:
- 新增了Zynq™ RFSoC系列支持,提供了更全面的功耗管理选项。
- 提供了面向假设分析及功耗类别可视化的内建图形,显示分类片上功率和静态电流的图表
- 能够将 PDM 表复制并导出到电子表格,以便快速共享信息
5. 用户界面与工具增强:
- 新增GUI窗口,为IPI中的Versal器件实现汇源地址路径的可视化。
- BD (IPI)中的手动分配地址锁定功能增强了设计的灵活性。
- 为Versal器件中的DFX平面图提供了增强的可视化功能。
- 在Versal单片器件的相同设计中增加了对Tandem+DFX的支持。
6. IP与仿真支持:
- 为UltraScale+器件中的Queue DMA IP扩展了对Tandem配置的支持。
- 为SystemC用户提供了Vivado仿真器VCD支持,增强了与其他仿真环境的兼容性。
7. 平均QoR提升:
- 使用Intelligent Design Runs,Versal自适应SoC的平均QoR提升了8%,UltraScale+ FPGA的平均QoR提升了13%,显著提高了设计效率和性能。
8. 多线程支持:
- 在PDM中为Versal器件的比特流生成扩展了多线程支持,提高了生成效率。
- 通过多线程支持加速器件映像生成,进一步提升了设计流程的速度。
Power Design Manager (PDM) 支持所有 Versal™ 和 UltraScale+™ 器件的电源评估。增加了对 XQ 国防级 Versal Premium 系列 XQVP1052、XQVP1702 和 XQVP2502 器件的量产级支持。 新增的主要功能
- 增加了对 Zynq™ UltraScale+™ RFSoC 器件的支持
- 显示分类片上功率和静态电流的图表
- 能够将 PDM 表复制并导出到电子表格,以便快速共享信息
XPE 用户:可轻松将现有功耗估算从 XPE 迁移至 PDM,以充分利用增强的向导和扩展的操作系统支持。
|