在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1225|回复: 3

[求助] smic 7nm的DRC问题

[复制链接]
发表于 2024-4-3 10:15:11 | 显示全部楼层 |阅读模式
210资产
本帖最后由 suxixi 于 2024-4-3 10:17 编辑

问题1:造成DRC:MXYCA3_L_8的原因是啥?该如何解决?(PR工具是innovus)
问题2:在放置std cell后很容易出现这种M2的电源与cell pin、cell内部的M2短接造成最终的DRC存在间距问题且数量比较多,用specify_pg_keepout -pin虽然解决了与pin的DRC问题,但是还存在与cell内部的M2有DRC spacing问题且数量不少。如何在放置cell的时候避免或者是否有什么方法修复?(在不减少power密度的情况下)
3.DRC: MXYCA3_S_48是如何造成、如何修复的?
(图片在附件)


问题1

问题1

问题2

问题2

问题3

问题3
发表于 2024-4-5 07:38:45 | 显示全部楼层
没用过他家的,但是7放STD CELL应该按金属颜色放置做自动对准;或者他家的CELL在7就做了color shift,你看看是不是一个cell有几种GDS,可以自动换下颜色。
发表于 2024-6-29 11:10:51 | 显示全部楼层
标准单元做好了应该怎么使用都不会有问题才对啊,除非是标准单元做的有问题吧
发表于 2024-8-26 10:01:26 来自手机 | 显示全部楼层
问题1 innovus 无法解这个问题,得用第三方工具   问题2 得具体看你M2 pg是怎么打的,还有cell layout,你这个图看不出来啥。  问题3 是M2 有这个drc么?如果是的话说明某些cell 的 legalize 有问题,可以试试能不能手动legalize
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 20:47 , Processed in 0.015490 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表