在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 254|回复: 7

[求助] 加入power-gate的 dft设计

[复制链接]
发表于 2024-2-29 09:37:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教下,设计用upf,加了power-gate。 在这种情况,DFT和MBIST需要注意什么?第二个问题是,此种情况下的后防真,需要将upf文件加入吗?谢谢了
发表于 2024-2-29 11:55:12 | 显示全部楼层
第一个问题:首先看DFT Flow,是RTL level做DFT还是SYN后做DFT,SYN后做DFT那就要注意power domain的dft相关信号要提前规划,否则DFT相关信号会没有power控制(SYN UPF里面没有体现)第二个问题,如果到PR最后的后仿,就不需要upf了,跑带power的MPNET仿真就可以(带power功能的库和网表)
 楼主| 发表于 2024-2-29 12:21:12 | 显示全部楼层


lu0214 发表于 2024-2-29 11:55
第一个问题:首先看DFT Flow,是RTL level做DFT还是SYN后做DFT,SYN后做DFT那就要注意power domain的dft相 ...


谢谢大神回复,DFT是syn后做的dft和 mbist。  那我是不是只需要在scan_mode 和 mbist mode情况下,保证power switch全部打开就可以了。 比如:

scan_mode下,用 scan_mode去切好power-switch的enable端口。保证其是打开的。  
    MPNET 仿真 我不懂。 但是后面会和模拟电路一起混仿。估计能仿真出来power-switch加的对不对。再次感谢。
发表于 2024-2-29 13:42:46 | 显示全部楼层
简单来说就是IO问题,DFT会增加新的IO,而power gating是需要对IO进行ISO的(这一步是在SYN做的)
所以做完SYN后,DFT如果新增IO的话,那新增加的IO就没有做ISO了
 楼主| 发表于 2024-2-29 14:13:31 | 显示全部楼层


lu0214 发表于 2024-2-29 13:42
简单来说就是IO问题,DFT会增加新的IO,而power gating是需要对IO进行ISO的(这一步是在SYN做的)
所以做完 ...


谢谢回复,应该是我没有表达清楚。我说的power-gate 是电源的开关( power-switch) .不是isolation cell。

发表于 2024-2-29 16:27:27 | 显示全部楼层
和power switch完全无关啊,这个是在PR后才插入的
 楼主| 发表于 2024-2-29 16:30:46 | 显示全部楼层
本帖最后由 fangwang85 于 2024-2-29 16:32 编辑


lu0214 发表于 2024-2-29 16:27
和power switch完全无关啊,这个是在PR后才插入的


谢谢回复, 那就是保证power switch打开就可以了。因为PR 后也需要进行后防。
发表于 2024-2-29 16:39:52 | 显示全部楼层


fangwang85 发表于 2024-2-29 16:30
谢谢回复, 那就是保证power switch打开就可以了。因为PR 后也需要进行后防。
...


是的,保证有电可以跑DFT即可
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-1 12:31 , Processed in 0.026248 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表