找回密码
登录 注册
yjj_123 发表于 2024-3-6 09:56 你这样,pll环路仿真不是有得到VCTRL和VCO频率的一个关系吗,你单独仿真一下VCO加DIVIDER看看对不对得上 ...
举报
mayujie12 发表于 2024-3-6 17:33 VCO+DIVIDER跑PSS显示不收敛,一直没跑成。那个是开关电容阵列,我给他900mV的偏置 ...
yjj_123 发表于 2024-3-6 18:08 那你不跑PSS,就跑几个点看看频率范围是否和你单独跑VCO频率范围对得上,理论上是对不上的,你单独跑VCO ...
mayujie12 发表于 2024-3-7 16:51 对DIVIDER用sp仿真仿了一下,差不多有12fF,但和最终环路的频率比还是对不上,现在我是对着前一次环路仿 ...
yjj_123 发表于 2024-3-7 17:04 你把VCO和DIVIDER一起仿真,跑tran,VCO控制电压取0 VDD/2 VDD,看瞬态波形对应的频率范围是多少,然后再 ...
mayujie12 发表于 2024-3-7 18:00 频率范围是29.9911GHz-30.9064GHz,DIVIDER的分频比也是对的上的,我刚才跑环路的时候给的是47.7MHz,对 ...
yjj_123 发表于 2024-3-7 18:10 减小分频比再跑PLL环路看看能不能锁住,比如说VDD/2对应的频率,看看环路里Vctrl能不能锁定在这附近 ...
mayujie12 发表于 2024-3-8 09:43 后来锁住了,但昨天改了些东西,今天还原一下,看看是什么原因造成的不锁定 ...
yjj_123 发表于 2024-3-8 10:36 改了哪些模块呢,这次锁定是按我说的改小了分频比吗
mayujie12 发表于 2024-3-11 08:49 这个我没动,主要是改了CP,但是我这几天都在还原,发现还原的每一版都是可以锁住的,唯一的区别是参考电 ...
本版积分规则 发表回复 回帖后跳转到最后一页
查看 »
小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网 ( 京ICP备:10050787号 京公网安备:11010502037710 )
GMT+8, 2025-4-20 22:15 , Processed in 0.026951 second(s), 8 queries , Gzip On, MemCached On.