在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1978|回复: 3

[求助] set_false_path

[复制链接]
发表于 2024-2-22 17:29:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
  请教个问题, set_false_path 会影响后防sdf的反标吗? 比如我对某些reg/D 设置set_false_path , 那么这reg的CK到Q端会被打断,从而影响下一次电路吗?

谢谢
发表于 2024-2-22 18:05:34 | 显示全部楼层
不会
发表于 2024-2-22 20:12:24 | 显示全部楼层
set_false_path指令是用来告诉综合工具在时序分析过程中,忽略指定路径上的时延计算。它主要用于那些被定义为false path的信号路径,表示这些路径上的时钟到达数据的传输不需要被考虑。

对于后端sdf反标操作而言,set_false_path指令不会直接影响到sdf文件中信号路径的延迟信息。因为sdf文件是由仿真工具生成的,其中记录了各个时钟域下各个信号网之间的传输延迟。

然而,请注意以下几点:

1. set_false_path只会影响综合和静态时序分析阶段,对于后端布局布线等物理设计阶段并不产生影响。
2. 如果将某条从寄存器到寄存器(CK到Q端)的路径定义为false path,并设置了set_false_path,则说明该路径被认定为不重要或无需做时序约束。这意味着该路径可能会长时间延迟、出现环路等问题,可能导致意外结果。
3. 在实际设计中,“正常”情况下应该遵循正确设置约束和优化原则。如果有必要在某些特定情况下使用set_false_path,则应谨慎使用,并确保其适用于设计规格和性能要求。
4. 请注意,在实际验证过程中尤其需要小心处理false path设置。这样做可能会导致未检测到潜在问题或故障条件。

总之,在进行电路设计和验证过程中,请确保正确理解并使用set_false_path指令,并根据实际情况评估其对电路功能和性能带来的影响。鼓励与前端团队进行沟通和协作以获得更准确、全面且可靠 的信息。
 楼主| 发表于 2024-2-23 09:02:53 | 显示全部楼层
谢谢各位 明白了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-14 16:36 , Processed in 0.018142 second(s), 7 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表