在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 621|回复: 0

[求助] I2C的Clock synchronization和Arbitration突然搞不懂了?

[复制链接]
发表于 2024-1-21 00:20:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
单看这两个概念,还是大概能看懂。

0e7cc0c795c1a267.png
时钟同步就是,两个master同时输出clock,SCL会如何表现。即线与原理:
  • SCL线上的低电平时间是由时钟低电平最长的器件决定,SCL的高电平则是由高电平时间最短的期间决定。

4d25bf239b43bbd6.png
仲裁则是,两个master想要同时发数据时,一旦数据位有不一样的(即一个发高电平,一个发低电平),那么发低电平的master获胜。

8bfabc10ecd017b8.png
另外,仲裁是建立在时钟同步的基础之上的(上图红线)。即 时钟同步以后,仲裁才开始发生。


                               
登录/注册后可看大图

我现在想不通就是,两个master想同时发送东西,必然需要同时发送起始位。虽然是同时,但肯定有微小差异,那么先拉低SDA的master就判定为获胜,另一个就失败。然后就不会有时钟同步这个步骤了呀。
或者说,我想表达的是,在两个master发送起始位的时候,就已经判断出来谁胜谁负了。然后失败的那个也就不会输出时钟了,那么整个bus上输出时钟就只有获胜的那个master了,也就不会有时钟同步这件事了啊。

或者说,我不理解“仲裁是建立在时钟同步的基础之上的”。

求各位大佬解答了,感谢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-18 23:05 , Processed in 0.020126 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表