在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1087|回复: 7

[求助] ADC的时钟一般是怎么给的

[复制链接]
发表于 2024-1-10 17:03:48 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
众所周知,ADC对时钟的精度要求很高,所以ADC的时钟是怎么来的呢,可以通过PAD从外部给一个晶振时钟,还可以内部集成振荡器,但是内部RC振荡器的时钟精度够吗,是不是必须再通过PLL才可以达到精度啊,求解答,现在我遇到的问题是振荡器时钟直接给sigma-delta ADC,会导致SNR下降一大半。
 楼主| 发表于 2024-1-10 17:14:05 | 显示全部楼层
顶啊
发表于 2024-1-10 17:16:25 | 显示全部楼层
结论是看你ADC的精度和速度。一般来说做个100M 10bit enob的ADC 要求时钟抖动在2ps左右也就够了。用RC振荡器做到这个级别好像还是有点难度,可以用2*pi*f*A*t_jitter稍微估一下电压精度。更准确的模型看系统要求,可以用matlab建模看看。
 楼主| 发表于 2024-1-10 17:31:33 | 显示全部楼层


关寸舟 发表于 2024-1-10 17:16
结论是看你ADC的精度和速度。一般来说做个100M 10bit enob的ADC 要求时钟抖动在2ps左右也就够了。用RC振荡 ...


谢谢解答,我的是13bit,20MHz,RC振荡器后面加个PLL可以解决问题吗
发表于 2024-1-10 17:46:56 | 显示全部楼层


模拟电路爱好者 发表于 2024-1-10 17:31
谢谢解答,我的是13bit,20MHz,RC振荡器后面加个PLL可以解决问题吗


什么叫rc振荡器后面加个PLL,你说你的PLL是用的rc振荡器吧,13bit有效位数感觉有点悬,你让你们的时钟组给一个rms jitter看看。但是你们做13bit ADC不一定有效位数是13bit,所以不好说。这个一定要系统级先给参数看一看的
发表于 2024-1-10 18:43:36 | 显示全部楼层
mmm,mmmm
 楼主| 发表于 2024-1-11 09:34:41 | 显示全部楼层


关寸舟 发表于 2024-1-10 17:46
什么叫rc振荡器后面加个PLL,你说你的PLL是用的rc振荡器吧,13bit有效位数感觉有点悬,你让你们的时钟组 ...


谢谢解答
发表于 2024-1-11 09:49:18 | 显示全部楼层
20MHz 输入,13Bit ADC 有效位算12Bit的话,Rmsjitter要求约10pS,RC满足不了,只能用晶振+PLL。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-29 19:30 , Processed in 0.020454 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表