在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1950|回复: 14

[求助] gmid设计折叠式共源共栅 怎么提高增益啊?

[复制链接]
发表于 2023-11-9 15:53:13 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请教:我用gmid尝试设计折叠式共源共栅,增益只有40dB,发现是最下面的NMOS输出电阻太小了,我同时扩大L和W四倍后增益反倒变成负的了,相位裕度也不太行,怎么解决呢?
DIECICH`C)4D0A$C~47Q178.png
F%YS}`KIX]3W5(EQYAYQ6$C.png
S%W0WPQNAVG85OPF](}_6.png
发表于 2023-11-9 15:57:28 | 显示全部楼层
把管子都偏置到饱和区或者亚阈值区
可以再看看书理解一下计算流程
发表于 2023-11-9 16:06:10 | 显示全部楼层
本帖最后由 yjj_123 于 2023-11-9 16:07 编辑

你这个运放cascode部分偏置电压怎么都是固定的,这样的话增益岂不是少一半,你应该把M14/15的栅极接在M13的漏极,你那个接法是全差分输出运放了。
 楼主| 发表于 2023-11-9 16:40:02 | 显示全部楼层


YyuanRTs 发表于 2023-11-9 15:57
把管子都偏置到饱和区或者亚阈值区
可以再看看书理解一下计算流程


好的 我再看看计算公式
发表于 2023-11-9 17:07:22 | 显示全部楼层
VB2电压太低,导致尾电流源D端电压低,导致尾电流源mos管进入线性区,调偏置电路把VB2电压抬高点。
发表于 2023-11-9 17:08:33 | 显示全部楼层
最下面那一层的管子不是都没饱和吗
发表于 2023-11-9 17:38:25 | 显示全部楼层
不懂就问:你这个在哪里差分转的单端
发表于 2023-11-9 18:04:50 | 显示全部楼层
电流镜的vds-vdsat大于150mV才有明显的输出阻抗
发表于 2023-11-9 20:36:06 | 显示全部楼层
你这偏置电路太复杂了

点评

我是看的B站那个**那边gmid的设计教学,哈哈确实好复杂  发表于 2023-11-9 21:20
 楼主| 发表于 2023-11-9 21:54:53 | 显示全部楼层

                               
登录/注册后可看大图

                               
登录/注册后可看大图

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 18:30 , Processed in 0.040943 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表