在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 823|回复: 5

[求助] 关于LDO论文上说明了输出是1V,但是有一张后仿的图片却出现了0.8V的输出

[复制链接]
发表于 2023-11-5 16:12:32 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在看关于LDO的论文,在TCAS1上看到一篇LDO的论文,论文当中有提及输出是1V,但是一张后仿的图片却有输出为0.8V的结果,觉得很疑惑。

论文的名字是   A_0.9-_spl_mu_A_Quiescent_Current_Output-Capacitorless_LDO_Regulator_With_Adaptive_Power_Transistors_in_65-nm_CMOS
以下是论文中关于电压输出电压的提及,以及那个有疑惑的照片。


有疑惑的照片

有疑惑的照片

关于输出电压说明的照片

关于输出电压说明的照片
发表于 2023-11-5 19:20:50 | 显示全部楼层
造假失败!!!一大把的数据造假论文
发表于 2023-11-6 08:50:50 | 显示全部楼层
光看这张图并没有问题,ldo大部分是带电压档位的,而图上此时你的输入电压已经降到了1v,此时输出不太可能还选择1v的输出,而选择了低电压输出,看图此时环路依然是钳位状态的
发表于 2023-11-6 09:14:52 | 显示全部楼层


xdy609841687 发表于 2023-11-6 08:50
光看这张图并没有问题,ldo大部分是带电压档位的,而图上此时你的输入电压已经降到了1v,此时输出不太可能 ...


正解
发表于 2023-11-6 10:30:07 | 显示全部楼层
只能说不够严谨,不至于牵扯到造假,line regulation需要Vdd从1.2V降低1V,因此输出电压是没办法工作在1V的,文章中就将输出电压也降低到了0.8V;
不知道是芯片operation condition的限制还是测试环境的限制,文章没有将vdd从1.4V降低1.2V,同时Vout=1V来测试。
 楼主| 发表于 2023-11-8 07:56:59 | 显示全部楼层


wkssssss 发表于 2023-11-6 10:30
只能说不够严谨,不至于牵扯到造假,line regulation需要Vdd从1.2V降低1V,因此输出电压是没办法工作在1V的 ...


十分感谢!!!!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 17:15 , Processed in 0.024073 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表