在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 993|回复: 0

[解决] 关于一次 chip_top 后仿的debug

[复制链接]
发表于 2023-11-3 15:09:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
问题描述:最近在做chip top 的后仿,在 block 的 后仿和chip_topsaftdfno_delaypass的情况下,在做min_delay 仿真的时候 出现了 0/1zMismatch

解决问题:因为
no_delaypass的,因此pattern 产生的0/1 序列应该是没问题的,因此问题可能出现在timing 上。又回想到我们跑chip_top的时候降频了,就可能是timeplatemeasure time 需要修改。因此抓波形进行佐证,查看波形,TDO从z变为1的时间为 一个cycle的4.3ns,而measure time3ns。先在TB上修改wave form,调整measure time4.5ns,仿真,通过。然后在testproc 上修改 timeplate,重新retarget 然后再仿真。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 20:00 , Processed in 0.014548 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表