在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 957|回复: 1

[求助] 关于GF130nm工艺的一个VIA space 的DRC,在加入数字模块后就会消失的问题

[复制链接]
发表于 2023-11-1 10:23:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
DRC的报错是:

  Vx to Vx space >= 0.28 (run > 0 ,shared metal exempt)


rule中写的是:
  GR553b_V1 {@V1 to V1 space >= 0.28 (run > 0 ,shared metal exempt)
                   EXT v1_not_sram < 0.28 NOT CONNECTED OPPOSITE REGION}

与 v1_not_sram 相关的还有两行
   v1Pass_4_571b = v1_not_sram     INSIDE v1x002_in_m1
   v1Fail_4_571b = v1_not_sram NOT INSIDE v1x002_in_m1



在版图中确实是不满足0.28这个要求,实际版图中是0.2,但是,把信号线接入数字模块后,这个错就会直接消失,大家知道这个是什么原因吗?



发表于 2023-11-2 19:11:46 | 显示全部楼层
rule里加了限制条件 NOT CONNECTED,看看是不是操作之后两个via所处的net连起来了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 21:55 , Processed in 0.014761 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表