在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2068|回复: 5

[求助] 版图后仿跑pex时前置lvs报错

[复制链接]
发表于 2023-4-10 16:35:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
tsmc0.18工艺,版图中用了nch_5_dnw_6t管子,版图单独跑lvs是可以过的,后仿时前置的lvs结果就会报错,提示版图中没有dnw管里的doide,这个问题该如何解决,谢谢各位了。

发表于 2023-4-11 09:09:48 | 显示全部楼层
加入这个管子对应的ISO-ring
发表于 2023-4-11 10:22:57 | 显示全部楼层
加一个带DNW的环就好了
发表于 2023-4-11 15:38:23 | 显示全部楼层


光非 发表于 2023-4-11 10:22
加一个带DNW的环就好了


学习一下?为什么这样操作哈
发表于 2023-4-11 15:52:57 | 显示全部楼层


yangyyer 发表于 2023-4-11 15:38
学习一下?为什么这样操作哈


解决了????这样就会对ground产生一个寄生diode,我是这样理解的,就是不知道对不对
发表于 2023-4-12 09:16:37 | 显示全部楼层


光非 发表于 2023-4-11 15:52
解决了????这样就会对ground产生一个寄生diode,我是这样理解的,就是不知道对不对
...


哈哈,我是来学习的,不是楼主哈
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 18:47 , Processed in 0.017189 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表