在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1346|回复: 4

[求助] 求助PLL如何仿真杂散

[复制链接]
发表于 2022-11-28 18:30:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在小数pll跑完环路的tran仿真之后,对其锁定后的输出波形直接做fft,对其控制电压做fft,分别得到如下结果。

请问大家这两种方法哪一种稍微更准确一些,或者大家有什么别的仿真杂散的方法能不吝赐教一下,谢谢大家!

输出波形的fft

输出波形的fft

控制电压的fft

控制电压的fft
发表于 2022-11-28 21:28:00 | 显示全部楼层
理论上两个都行。frac spur的频率是可以计算出来的吧。要设置合理的数据长度和window才行。

另外仿真最好要带封装模型。
发表于 2022-11-29 11:31:37 | 显示全部楼层

参考杂散来源主要有两种机制(1)CP的电流源mismatch等电路结构导致的,这种构建实际电路的case,使用transient仿真,做频谱分析是可以看到比较准确的结果的;(2)PSUB的串扰,电地的串扰等导致的参考杂散,这种只能合理规划layout布局布线,做好隔离,很难用仿真的方法得到真实结果。
楼主两种方法的话,个人认为第一种会更加准确吧,vctrl电压到VCO频率转化是有非线性的。
 楼主| 发表于 2022-11-29 13:02:21 | 显示全部楼层


wandola 发表于 2022-11-28 21:28
理论上两个都行。frac spur的频率是可以计算出来的吧。要设置合理的数据长度和window才行。

另外仿真最好 ...


非常感谢!
 楼主| 发表于 2022-11-29 13:03:48 | 显示全部楼层


磐磬 发表于 2022-11-29 11:31
参考杂散来源主要有两种机制(1)CP的电流源mismatch等电路结构导致的,这种构建实际电路的case,使用tran ...


非常感谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 01:57 , Processed in 0.020123 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表