在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5264|回复: 10

请教有关DAC非线性的优化问题

[复制链接]
发表于 2008-1-7 20:46:57 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小的最近在研究如何改善电荷分布式DAC的INL,看到有种INL bounded算法蛮不错的。它通过对实际工艺条件下的DAC电容阵列的失配误差进行分析,设计导通时序进行优化,从而改善自身的INL.
附件里是一篇比较基础的论文《Switching Sequence Optimization for Gradient Error
Compensation in Thermometer-Decoded DAC Arrays》,有研究过的大牛没,有些问题我想请教~

[ 本帖最后由 haole0424 于 2008-1-7 21:49 编辑 ]

abbr_8a9d7722054165056594cb90474e6775.pdf

222.25 KB, 下载次数: 105 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2008-7-22 23:11:53 | 显示全部楼层
谢谢楼主啦
好东西 啊
发表于 2008-7-23 06:42:31 | 显示全部楼层

人过留名,雁过留声。

人过留名,雁过留声。
看帖回帖,占位顶贴!
发表于 2008-12-12 18:16:24 | 显示全部楼层
好东东啊,谢谢!
发表于 2009-5-22 13:45:04 | 显示全部楼层
看看先
发表于 2009-6-8 20:34:06 | 显示全部楼层
Thanks!
发表于 2009-6-12 18:50:21 | 显示全部楼层
要说到改善INL,可能电流源阵列更好一些,在IC里面做电容,本来就是挺麻烦的一件事。不知道兄弟是怎么解决面积问题的?而且由于氧化层厚度不均匀,且呈随机分布,你怎么保证电容阵列的电荷值在LSB/2之内呢?
发表于 2010-7-14 14:30:01 | 显示全部楼层
正在看这个方面的东西,thanks!!
发表于 2010-8-3 22:58:11 | 显示全部楼层
都是牛人啊
发表于 2011-11-17 00:01:40 | 显示全部楼层
真是好东西啊。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 02:31 , Processed in 0.029936 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表