在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2241|回复: 4

[求助] 逻辑门电路输出级N管和P管单独驱动的目的

[复制链接]
发表于 2022-5-21 10:00:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
请教一下各位前辈,逻辑门电路的输出级,为什么P管和N管的G极,是分开来驱动的,不是直接接在一起的,这样的接法在三态输出中我能理解,但是有一些没有三态输出的电路,也用这个结构,想问问为什么采用这个分开驱动如下面这张图,画圈的分别是N管和P管,画框的地方就是两个管子的Gate端,两个是分别被驱动的
image.png

发表于 2022-5-21 11:47:58 | 显示全部楼层
Y的VCM 是不是比较高一些?
回复 支持 反对

使用道具 举报

发表于 2022-5-21 12:30:31 | 显示全部楼层
呃,你这个电路明显不是普通的logic电路;
建议去看看这个电路的使用环境和场景;
回复 支持 反对

使用道具 举报

发表于 2022-5-21 12:51:13 | 显示全部楼层
用在输出驱动能力有要求的场合时,要规避上下共通导致的瞬态电流(容易引起闩锁),故而栅极要分别控制。
回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-5-24 09:34:02 | 显示全部楼层


   
Apollo-10 发表于 2022-5-21 12:51
用在输出驱动能力有要求的场合时,要规避上下共通导致的瞬态电流(容易引起闩锁),故而栅极要分别控制。 ...


好的好的,谢谢前辈
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-10 23:59 , Processed in 0.014679 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表