在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 2069|回复: 4

[求助] 新手求助,关于sigma delta调制器输出频谱的问题

[复制链接]
发表于 2022-4-14 15:15:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
本帖最后由 ll980623 于 2022-4-14 15:16 编辑

参照Understanding那本书第七章搭了一个二阶的CIFB调制器如图:
IX640XTZ[J~_Y@BYKZ@8XG9.png
先用纯理想模块分别仿真16384和65536个点,得到频谱图如下:
10JSS{3P7`F1`[HMME)C52W.png

YA@QD6Z2WB$NCH6J`7]X4E5.png
把两个运放换成晶体管,其他模块还是用理想的,计算过摆率、带宽和增益都有余量,分别仿真16384和65536个点,得到频谱如下:

QH687MN~%V$MP9T@WBLE5KL.png

Z94X~0$W%JIO}(MW)B)IT7M.png

请问为什么实际运放用16384个点仿出来与理想接近(比理想还高一点),但65536个点仿真结果差别很大?而且在低频段内完全没有噪声整形效果
这是我的FFT代码,因为不太懂这个直接用的别人给的代码不知道有没有问题,还请大佬们解答一下,万分感谢

HZS_]7)[68_v(VTK5OXBW.png






发表于 2022-4-14 16:31:48 | 显示全部楼层
看积分器输出是不是饱和了
回复 支持 反对

使用道具 举报

 楼主| 发表于 2022-4-14 17:31:56 | 显示全部楼层


   
hardmany 发表于 2022-4-14 16:31
看积分器输出是不是饱和了


积分器输出是在正常范围的
回复 支持 反对

使用道具 举报

发表于 2022-4-14 18:43:35 | 显示全部楼层
应该是有复位产生吧
回复 支持 反对

使用道具 举报

发表于 2022-4-14 20:09:28 | 显示全部楼层
看看是不是取点的问题?从cadence导出的点有没有经过sample?是否有interpolation?
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /3 下一条

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-11 01:22 , Processed in 0.015011 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表