在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2524|回复: 9

[求助] 负反馈预稳压带隙基准电路

[复制链接]
发表于 2021-10-14 17:51:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
image.png

各位大佬们这是个负反馈预稳压电路的带隙基准。
我想问的是中间那个模块说是独立的电流源,
请问那个电流是不是由电阻R0产生的,计算公式是什么呢?
 楼主| 发表于 2021-10-14 17:58:44 | 显示全部楼层
有人吗!
发表于 2021-10-14 18:57:08 | 显示全部楼层
(VO2+VGS_MP3-VGS_MN1)/R0
发表于 2021-10-14 19:24:32 | 显示全部楼层
Vo2其实是被VA和VB,两个输入确定的。也就是说电路正常工作时A,B两点时卡死的。
 楼主| 发表于 2021-10-14 19:37:19 | 显示全部楼层


yanghui100 发表于 2021-10-14 19:24
Vo2其实是被VA和VB,两个输入确定的。也就是说电路正常工作时A,B两点时卡死的。 ...


我知道这位兄弟说的。A 和B两端是相等的嘛-然后后面那个模块就是正常的带隙。
发表于 2021-10-15 09:06:33 | 显示全部楼层
电流应该是后面的vref电路决定的,R0只是用来关闭后面的启动电路的吧。
发表于 2021-10-15 09:15:21 | 显示全部楼层
简单的写就是(VDDL-VGSn1)/R0
发表于 2022-6-13 17:48:22 | 显示全部楼层
刚调过一个类似的,MN1和R0提供的,MP2的漏相当于电流镜,PSR大概能100左右
发表于 2023-3-10 13:52:32 | 显示全部楼层


你好,可以发我一份论文吗,我也想看看原文

发表于 2023-3-18 23:02:24 来自手机 | 显示全部楼层
谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-4 05:58 , Processed in 0.027217 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表