在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
123
返回列表 发新帖
楼主: badegg3

[原创] cpu 频率高于eflash,怎么能把eflash和cpu挂在一条总线上

[复制链接]
 楼主| 发表于 2022-2-10 15:11:13 | 显示全部楼层


杰克淡定 发表于 2022-2-10 14:10
设计在同一个总线下,拉hready是唯一的途径。


前面有人说了,可以做cache,是可以解决,
发表于 2022-2-14 22:23:47 | 显示全部楼层


badegg3 发表于 2022-1-12 09:12
假如你不想增加MCU,又要用eflash做boot, 那怎么办、 难道一定为了低速boot,就要增加一个低速MCU?
...


为什么需要低速MCU来做eflash boot? 咱们PC机是怎么启动的?最开始的南北桥的设计意图是什么?
或者看下一般嵌入式SOC芯片是怎么启动的?——用桥隔离高速跟低速设备,启动时,CPU低频从flash boot运行,后面配置PLL上频率。

发表于 2023-3-13 17:47:55 | 显示全部楼层
cache
发表于 2023-6-17 16:42:19 | 显示全部楼层
ready信号?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 23:25 , Processed in 0.016264 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表