在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3609|回复: 12

[求助] 咨询一下版图DRC遇到的问题

[复制链接]
发表于 2021-8-27 13:25:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在绘制完一个模块后,DRC报错:GT must be enclosed by (SN or SP) except the MOM/MIM,HRP region;

主要原因是SN或者SP没有覆盖全GT层,但是这个SN或者SP的覆盖比例应该是怎样的?

有版图经验的同事说更多的是用SP层来进行覆盖;这个有啥实际参考指标不?

985B23BB-986A-4B8B-B2D0-FEECCF99E814.jpeg
发表于 2021-8-27 13:40:26 | 显示全部楼层
没啥特定要求,要求覆盖是为了降低poly层寄生电阻,你只要最后拼起来的时候,SP和SN规则、不报错就行。最好和一个总图下的同事商量下,确保到时候拼接不会出现两类注入重叠的情况。
发表于 2021-8-27 13:43:01 | 显示全部楼层
这个你画的子模块和别人画的模块拼起来SN和SP不会报错就行
发表于 2021-8-27 14:39:52 | 显示全部楼层
看一下你们的basic库里的那些数字标准单元。。看看标准单元是怎么补得,
 楼主| 发表于 2021-8-27 15:02:57 | 显示全部楼层


Inwhite 发表于 2021-8-27 13:43
这个你画的子模块和别人画的模块拼起来SN和SP不会报错就行


好的,明白,多谢;
 楼主| 发表于 2021-8-27 15:20:19 | 显示全部楼层


musclerush 发表于 2021-8-27 13:40
没啥特定要求,要求覆盖是为了降低poly层寄生电阻,你只要最后拼起来的时候,SP和SN规则、不报错就行。最好 ...


好的,明白了;
发表于 2021-8-27 16:20:19 | 显示全部楼层
本帖最后由 刚会飞的菜鸟 于 2021-8-27 16:23 编辑

标准单元,做出来首先是它自身拼接的时候不会出现错,这就要你做的时候单个单元就要满足DRC你这个做的poly走线不是太好,左侧的出pin那个poly太大了,没必要,两个poly-cont的孔就行,

发表于 2021-8-27 16:36:57 | 显示全部楼层
你的poly拉这么长
 楼主| 发表于 2021-8-27 16:41:54 | 显示全部楼层


刚会飞的菜鸟 发表于 2021-8-27 16:20
标准单元,做出来首先是它自身拼接的时候不会出现错,这就要你做的时候单个单元就要满足DRC你这个做的poly ...


这个是creat all from source产生的,我应该要改一下;
 楼主| 发表于 2021-8-27 17:02:41 | 显示全部楼层


825555056 发表于 2021-8-27 14:39
看一下你们的basic库里的那些数字标准单元。。看看标准单元是怎么补得, ...


也对哈
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-30 11:48 , Processed in 0.022190 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表