在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1757|回复: 2

[求助] stb仿真中iprobe放置位置问题

[复制链接]
发表于 2021-8-12 19:22:49 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在论坛上看到说iprobe不能放在低阻节点,得放在高阻节点,这是什么原理呢?
发表于 2021-8-14 17:01:47 | 显示全部楼层
旧的stb仿真算法假设了前向增益大,反向增益可以忽略,所以断的位置不同可能会有区别甚至不可信。但很早(20年前前后)就有新的算法克服了这个缺点。不确定cadence用的哪种算法。十有八九对方是不知道这个背景,总结出高阻低阻这个规律。
 楼主| 发表于 2021-8-17 14:06:09 | 显示全部楼层


gaojun927 发表于 2021-8-14 17:01
旧的stb仿真算法假设了前向增益大,反向增益可以忽略,所以断的位置不同可能会有区别甚至不可信。但很早(2 ...


我stb仿ldo环路增益时就出现断的位置不同,出来的结果不同。一个断在buffer与功率管之间,一个断在电阻器和第一级放大器的输入之间,请问这是什么原因呢。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 14:35 , Processed in 0.014205 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表