在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 4162|回复: 6

[讨论] 关于incremental ADC仿真SNR信噪比FFT分析方法的讨论

[复制链接]
发表于 2021-7-2 11:58:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
讨论下incremental ADC的性能仿真问题,电路每个conversion cycle被周期性reset,用fft传统的分析方法是把modulator的输出当作fft的数据源,计算SNR,但是reset这种工作模式下,数据源是否会有reset期间的无效数据,如何仿真SNR呢?
发表于 2021-7-2 15:19:54 | 显示全部楼层
使用经过了滤波处理后的数据来做FFT 分析
回复 支持 反对

使用道具 举报

发表于 2021-7-2 16:19:41 | 显示全部楼层
incrementalADC的应用场合需要考虑ac特性吗
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-7-3 10:14:02 | 显示全部楼层


   
qiuhewufeng 发表于 2021-7-2 15:19
使用经过了滤波处理后的数据来做FFT 分析


嗯,是因为这类ADC本身是看作nyquist ADC吧,所以用降采样后的nyquist sampling rate作为数据采样率,等同于nyquist ADC的fft分析方法,这个理解对吗?
回复 支持 反对

使用道具 举报

 楼主| 发表于 2021-7-3 10:23:33 | 显示全部楼层


   
骷髅书生 发表于 2021-7-2 16:19
incrementalADC的应用场合需要考虑ac特性吗


在每个conversion内是dc input,but不同的conversion,input是在变化的,具有一定的带宽,因此要看一下带内噪声。
INL/DNL也可以从另一个角度反映出动态性能吧?INL/DNL也是必须要看的吧?怎么仿真呢,input是按conversion cycle的时间间隔递增一个LSB吗,如果osr=256,2nd-order sigma-delta modulator,13bit,ADC共有2^13=8192个level code,要仿8192*256=2^21=2097152个clock cycle? 仿真时间太久了吧,有仿INL/DNL的高效些的方法吗?
回复 支持 反对

使用道具 举报

发表于 2022-3-2 17:16:27 | 显示全部楼层


   
uopuwe 发表于 2021-7-3 10:23
在每个conversion内是dc input,but不同的conversion,input是在变化的,具有一定的带宽,因此要看一下带 ...


这个要仿真inl/dnl不现实吧,扫描一遍几个月时间都没了。我觉得挑几个电压输入,然后加上失调,看看滤波后的输出结果是否符合预期就行了
回复 支持 反对

使用道具 举报

发表于 2023-8-4 14:58:16 | 显示全部楼层
谢谢
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-9-12 23:19 , Processed in 0.021199 second(s), 3 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表