在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2607|回复: 10

[资料] Xilinx FPGA权威设计指南 Vivado 2014集成开发环境(185MB超清版)

[复制链接]
发表于 2021-3-27 11:37:31 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》全面系统地介绍了Xilinx新一代集成开发环境Vivado 2014.3的设计方法、设计流程和具体实现。全书共分11章,内容包括:Xilinx UltraScale结构、Vivado集成设计环境导论、Vivado工程模式基本设计实现、Vivado非工程模式基本设计实现、创建和封装用户IP核流程、Vivado高级约束原理及实现、Vivado调试工具原理及实现、Vivado嵌入式系统设计实现、Vivado模型设计原理及实现、Vivado HLS原理及实现、Vivado部分可重配置原理及实现。《电子系统EDA新技术丛书·Xilinx FPGA设计指南:Vivado 2014集成开发环境》参考了Xilinx提供的大量Vivado设计资料,理论与应用并重,将Xilinx设计理论贯穿在具体的设计实现中。
第1章 Xilinx新一代Ultra Scale结构
1.1 Ultra Scale结构特点
1.2 可配置逻辑块
1.2.1 可配置逻辑块的特点
1.2.2 多路复用器
1.2.3 进位逻辑
1.2.5 分布式RAM(只有SLICEM)
1.2.6 只读存储器(ROM)
1.2.7 移位寄存器(只有SLICEM)
1.3 时钟资源和时钟管理单元
1.3.1 时钟资源
1.3.2 时钟管理模块
1.4 块存储器资源
1.5 专用的DSP模块
1.6 输入/输出块
1.7 高速串行收发器
1.8 PCI-E模块
1.9 Interlaken集成块
1.10 Ethernet模块
1.11 系统监控器模块
1.12 配置模块
1.13 互联资源

第2章 Vivado集成设计环境导论
2.1 Vivado系统级设计流程
2.2 Vivado功能和特性
2.3 Vivado中电路结构的网表描述
2.4 Vivado中工程数据的目录结构
2.5 Vivado中Journal文件和Log文件功能
2.5.1 Journal文件(Vivado.jou)
2.5.2 Log文件(Vivado.log)
2.6 Vivado两种设计流程模式
2.6.1 工程模式和非工程模式不同点比较
2.6.2 工程模式和非工程模式命令的不同
2.7 Vivado中XDC文件
2.7.1 XDC的特性
2.7.2 XDC与UCF比较
2.7.3 约束文件的使用方法
2.7.4 约束顺序
2.7.5 XDC约束命令
2.8 Vivado集成设计环境的启动方法
2.9 Vivado集成设计环境主界面
2.10 Vivado设计主界面及功能
2.10.1 流程处理主界面及功能
2.10.2 工程管理器主界面及功能
2.10.3 工作区窗口
2.10.4 设计运行窗口

第3章 Vivado工程模式基本设计实现
3.1 创建新的设计工程
3.2 创建并添加一个新的设计文件
3.3 RTL详细描述和分析
3.4 设计综合和分析
3.4.1 综合过程的关键问题
3.4.2 设计综合选项
3.4.3 Vivado支持的属性
3.4.4 执行设计综合
3.4.5 综合报告的查看
3.5 设计行为级仿真
3.6 创建实现约束
3.6.1 实现约束的原理
3.6.2 I/O规划器功能
3.6.3 实现约束过程
3.7 设计实现和分析
3.7.1 设计实现原理
3.7.2 设计实现选项
3.7.3 设计实现及分析
3.7.4 静态时序分析
3.8 设计时序仿真
3.9 生成编程文件
3.9.1 执行生成可编程文件
3.9.2 生成编程文件选项
3.10 下载比特流文件到FPGA

第4章 Vivado非工程模式基本设计实现
4.1 非工程模式基本命令和功能
4.1.1 非工程模式基本命令列表
4.1.2 典型Tcl脚本的使用
4.2 Vivado集成开发环境分析设计
4.2.1 启动Vivado集成开发环境
4.2.2 打开设计检查点的方法
4.3 修改设计路径
4.4 设置设计输出路径
4.5 读取设计文件
4.6 运行设计综合
4.7 运行设计布局
4.8 运行设计布线
4.9 生成比特流文件
4.10 下载比特流文件

第5章 创建和封装用户IP核流程
5.1 Vivado定制IP流程
5.2 创建新的用于创建IP的工程
5.3 设置定制IP的库名和目录
5.4 封装定制IP的实现
5.5 创建新的用于调用IP的工程
5.6 设置包含调用IP的路径
5.7 创建基于IP的系统
5.8 系统行为级仿真
5.9 系统设计综合
5.10 系统实现和验证

第6章 Vivado高级约束原理及实现
6.1 时序检查概念
6.1.1 基本术语
6.1.2 时序路径
6.1.3 建立和保持松弛
6.1.4 建立和保持检查
6.1.5 恢复和去除检查
6.2 时序约束概念
6.2.1 时钟定义
6.2.2 时钟组
6.2.3 I/O延迟约束
6.2.4 时序例外
6.3 生成时序报告
6.4 添加时序约束
6.4.1 时序约束策略
6.4.2 时序约束策略
6.5 物理约束原理
6.5.1 网表约束
6.5.2 布局约束
6.5.3 布线约束
6.6 布局约束实现
6.6.1 修改综合属性
6.6.2 布局约束方法
6.7 布线约束实现
6.7.1 手工布线
6.7.2 进入分配布线模式
6.7.3 分配布线节点
6.7.4 取消分配布线节点
6.7.5 完成并退出分配布线模式
6.7.6 锁定LUT负载上的单元输入
6.7.7 分支布线
6.7.8 直接约束布线
6.8 修改逻辑实现
6.9 配置约束原理
6.10 增量编译
6.10.1 增量编译流程
6.10.2 运行增量布局和布线
6.10.3 使用增量编译
6.10.4 增量编译高级分析

第7章 Vivado调试工具原理及实现
7.1 设计调试原理和方法
7.2 创建新的FIFO调试工程
7.3 添加FIFOIP到设计中
7.4 添加顶层设计文件
7.5 使用HDL例化添加FIFO到设计中
7.6 添加约束文件
7.7 网表插入调试探测流程方法及实现
7.7.1 网表插入调试探测流程的方法
7.7.2 网表插入调试探测流程的实现
7.8 使用添加HDL属性调试探测流程
7.9 使用HDL例化调试核调试探测流程

第8章 Vivado嵌入式系统设计实现
8.1 简单硬件系统设计
8.1.1 创建新的工程
8.1.2 使用IP集成器创建处理器系统
8.1.3 生成顶层HDL和导出设计到SDK
8.1.4 创建存储器测试程序
8.1.5 验证设计
8.2 在PL内添加外设
8.2.1 打开工程
8.2.2 添加两个GPIO实例
8.2.3 连接外部GPIO外设
8.2.4 设计综合
8.2.5 生成比特流和导出硬件到SDK
8.2.6 生成测试程序
8.2.7 验证设计
8.3 创建和添加定制IP
8.3.1 创建定制IP模板
8.3.2 修改定制IP设计模板
8.3.3 使用IP封装器封装外设
8.3.4 打开工程和修改设置
8.3.5 添加定制IP到设计
8.3.6 添加BRAM
8.3.7 添加约束xdc
8.4 编写软件程序
8.4.1 打开工程
8.4.2 创建应用工程
8.4.3 为LED_IP分配驱动
8.4.4 分析汇编目标文件
8.4.5 验证设计
8.5 软件控制定时器和调试
8.5.1 打开工程
8.5.2 创建SDK软件工程
8.5.3 在硬件上验证操作
8.5.4 启动调试器
8.6 使用硬件分析仪调试
8.6.1 ILA核原理
8.6.2 VIO核原理
8.6.3 打开工程
8.6.4 添加定制IP
8.6.5 添加ILA和VIO核
8.6.6 标记和分配调试网络
8.6.7 生成测试程序
8.6.8 验证和调试

第9章 Vivado模型设计原理及实现
9.1 FPGA信号处理方法
9.2 FPGA模型设计模块
9.2.1 Xilinx Blockset
9.2.2 Xilinx Reference Blockset
9.3 System Generator运行环境的配置
9.4 信号模型的构建和实现
9.4.1 信号模型的构建
9.4.2 模型参数的设置
9.4.3 信号处理模型的仿真
9.4.4 生成模型子系统
9.4.5 模型HDL代码的生成
9.4.6 打开生成设计文件并仿真
9.4.7 协同仿真的配置及实现
9.4.8 生成IP核
9.5 编译MATLAB到FPGA
9.5.1 模型的设计原理
9.5.2 系统模型的建立
9.5.3 系统模型的仿真
9.6 FIR滤波器的设计与实现
9.6.1 FIR滤波器设计原理
9.6.2 生成FIR滤波器系数
9.6.3 构建FIR滤波器模型
9.6.4 仿真FIR滤波器模型
9.6.5 修改FIR滤波器模型
9.6.6 仿真修改后FIR滤波器模型

第10章 VivadoHLS原理及实现
10.1 高级综合工具概述
10.1.1 高级综合工具的功能和特点
10.1.2 不同的命令对HLS综合结果的影响
10.1.3 从C中提取硬件结构
10.2 高级综合工具调度和绑定
10.2.1 高级综合工具调度
10.2.2 高级综合工具绑定
10.3 VivadoHLS工具的优势
10.4 C代码的关键属性
10.4.1 函数
10.4.2 类型
10.4.3 循环
10.4.4 数组
10.4.5 端口
10.4.6 操作符
10.5 时钟测量术语说明
10.6 HLS关键优化策略
10.6.1 延迟和吞吐量
10.6.2 循环的处理
10.6.3 数组的处理
10.6.4 函数内联
10.6.5 命令和编译指示
10.7 VivadoHLS数字系统实现
10.7.1 基于HLS实现组合逻辑
10.7.2 基于HLS实现时序逻辑
10.7.3 基于HLS实现矩阵相乘

第11章 Vivado部分可重配置原理及实现
11.1 可重配置导论
11.1.1 可重配置的概念
11.1.2 可重配置的应用
11.1.3 可重配置的特点
11.1.4 可重配置术语解释
11.1.5 可重配置的要求
11.1.6 可重配置的标准
11.1.7 可重配置的流程
11.2 可重配置的实现
11.2.1 查看脚本
11.2.2 综合设计
11.2.3 实现第一个配置
11.2.4 实现第二个配置
11.2.5 验证配置
11.2.6 生成比特流
11.2.7 部分重配置FPGA

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part1.rar

32 MB, 下载次数: 43 , 下载积分: 资产 -9 信元, 下载支出 9 信元

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part2.rar

32 MB, 下载次数: 41 , 下载积分: 资产 -9 信元, 下载支出 9 信元

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part3.rar

32 MB, 下载次数: 39 , 下载积分: 资产 -9 信元, 下载支出 9 信元

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part4.rar

32 MB, 下载次数: 41 , 下载积分: 资产 -9 信元, 下载支出 9 信元

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part5.rar

32 MB, 下载次数: 42 , 下载积分: 资产 -9 信元, 下载支出 9 信元

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part6.rar

6.48 MB, 下载次数: 36 , 下载积分: 资产 -3 信元, 下载支出 3 信元

发表于 2021-3-27 19:43:31 | 显示全部楼层
kanakn
发表于 2021-3-28 13:10:18 | 显示全部楼层
多谢分享
发表于 2021-4-7 15:30:40 | 显示全部楼层
谢谢分享
发表于 2021-4-7 21:22:04 | 显示全部楼层

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part1.rar

32 MB, 下载次数: 16 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part2.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part3.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part4.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part5.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part6.rar

6.48 MB, 下载次数: 12 , 下载积分: 资产 -3 信元, 下载支出 3 信元
发表于 2021-4-8 08:52:55 | 显示全部楼层

Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part1.rar

32 MB, 下载次数: 16 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part2.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part3.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part4.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part5.rar

32 MB, 下载次数: 15 , 下载积分: 资产 -9 信元, 下载支出 9 信元


Xilinx FPGA权威设计指南 Vivado 2014集成开发环境.part6.rar

6.48 MB, 下载次数: 12 , 下载积分: 资产 -3 信元, 下载支出 3 信元
头像被屏蔽
发表于 2021-5-28 02:30:34 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2021-12-21 14:21:15 | 显示全部楼层
谢谢分享
发表于 2021-12-21 21:34:18 | 显示全部楼层
多谢分享
发表于 2024-6-3 07:30:50 | 显示全部楼层
感谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 01:44 , Processed in 0.026222 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表