在线咨询 切换到宽版
eetop公众号 创芯大讲堂 创芯人才网

 找回密码
 注册

手机号码,快捷登录

手机号码,快捷登录

搜帖子
查看: 3213|回复: 5

[原创] FIFO控制(数字IC设计基础)

[复制链接]
发表于 2021-2-20 15:12:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

×
Our goal: help making good designs

在熟悉SRAM功能与控制时序后,我们来看另外一个在数字IP设计中经常使用的模块:FIFO。SRAM用于数据的暂时存储,读写地址都由controller控制,可以随机访问任意地址。FIFO是first in first out的缩写,其读写有特定的顺序:先进先出。基于“先进先出”这个数据访问顺序的限制,FIFO的功能与控制时序跟SRAM相比是不同的。当然,FIFO也有数据缓存的能力。

FIFO控制.jpg


---------------------------------------
顺带打个广告:
---------------------------------------
群主介绍(QQ技术交流群:877205676):
sky:2006年电子科大毕业;前Verisilicon Senior Staff Engineer;数字电路前端设计从业14年;主要做视频IP设计(H.264/H.265编解码器设计,JPEG编解码器设计),CNN加速器IP设计。参与7颗ASIC/SOC芯片设计(量产3颗)。目前申请3篇国家发明专利。



 楼主| 发表于 2021-2-22 21:58:04 | 显示全部楼层
欢迎拍砖
回复 支持 反对

使用道具 举报

发表于 2021-2-25 18:11:51 | 显示全部楼层
谢谢分享!
回复 支持 反对

使用道具 举报

发表于 2021-3-1 13:28:34 | 显示全部楼层
以前还从来没有意识到stack的存在。。。不晓得一般用于哪些地方?
回复 支持 反对

使用道具 举报

发表于 2021-3-3 08:25:38 | 显示全部楼层
thanks for sharing
回复 支持 反对

使用道具 举报

发表于 2021-10-27 09:13:22 | 显示全部楼层
感谢分享
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


手机版| 小黑屋| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-8-22 04:22 , Processed in 0.016420 second(s), 4 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表