在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3759|回复: 5

[求助] 自制电感的calibre验证问题

[复制链接]
发表于 2021-1-29 14:49:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现有一个自制的电感版图和其S参数文件,将其插入n3port当成电感仿真是没有问题的。
但是该如何完成calibre的LVS以及PEX验证?

个人的尝试:将该n3port加上端口建成一个symbol直接当成电感使用,在跑LVS时将其设置为BOX
问题:1、自制的电感symbol会比版图多一个端口(n3port的-端口需要接地,所以除了电感的P1 P2 TAP端口外,symbol还比版图多了1个VEE端口,若在自制电感版图周围加上衬底接触并打上VEE的label,该问题会解决)
          2、LVS时会将电感版图的BOX的三个端识别为短路(有帖子指教说需要加一层标识层,此处在电感内加了相关层后将电感假装断开(相当于用一个电阻很小的r_dummy连接),短路问题消失)
          3、后仿提取时提不出该自制电感模块(尝试修改cellmap文件,加入自制的电感位置及端口,无效)
勉强解决问题1、2后,可通过lvs

此帖为求助帖,个人的尝试的操作可能有不当的地方,而且觉得很勉强,不像PDK中的器件一样方便有效
是否有其他方法解决该问题?望得到前辈们的指教,不胜感激。

 楼主| 发表于 2021-2-1 08:43:47 | 显示全部楼层
自顶,继续求助
自己的操作是否有问题?
如何让后仿提取版图时关联到自己建的器件?
是否有别的办法,比如是否能把电感通过CDF设置建成PDK中器件的形式?
发表于 2023-6-26 18:05:42 | 显示全部楼层
我有跟楼主一样的疑问,这方面的资料太少了,也不知道该往哪儿努力。
发表于 2024-3-18 21:26:30 | 显示全部楼层
学习了
发表于 2024-3-18 21:27:36 | 显示全部楼层
衬底接触应该咋画啊
发表于 2024-4-11 21:47:34 | 显示全部楼层
已经研究这个问题好几天了,楼主能给点解决思路吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-21 21:27 , Processed in 0.017747 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表