在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1663|回复: 7

[求助] 这个带隙运放的极性是不是标反了?

[复制链接]
发表于 2021-1-5 16:10:38 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
电阻R2阻值大于R1啊,这么标正反馈不是强于负反馈了么
截图20210105160755.png
发表于 2021-1-5 16:32:47 | 显示全部楼层
左路的反馈系数比较大,注意到上面pmos有反相作用,要让左路负反馈,它应该接到正端
 楼主| 发表于 2021-1-5 16:38:12 | 显示全部楼层


YyuanRTs 发表于 2021-1-5 16:32
左路的反馈系数比较大,注意到上面pmos有反相作用,要让左路负反馈,它应该接到正端 ...


是的,PMOS管相当于共源放大器,有反向作用,运放+端是负反馈,-端是正反馈,M3漏端的总电阻不是比M4漏端总电阻大么,R2是大于R1的啊,这么看不应该是右边那路反馈强么?
发表于 2021-1-5 16:41:13 | 显示全部楼层


学无止境9527 发表于 2021-1-5 16:38
是的,PMOS管相当于共源放大器,有反向作用,运放+端是负反馈,-端是正反馈,M3漏端的总电阻不是比M4漏端 ...


正因为左路下面的输出电阻大,当上面的电流变化相同的时候,它的电压变化会比右边大
发表于 2021-1-5 16:46:30 | 显示全部楼层
新人分析,不知道对否,假设pmos的栅极有个向下的Δv,会使得x、y点有个对应的Δv,该Δv与x、y点的输出阻抗对应,x点的输出阻抗包含了rp4//(R1+rq1),y点的输出阻抗为(rp3+R2)//(rq2),一般mos管的阻抗都很大,这里忽略一下,同时假设两个BJT的阻抗差不多,就会得到x点的阻抗为R1+rq1  y点的阻抗为rq2,因此x点op的正极,环路负反馈,正确的。
还有一种分析方法,假设pmos的栅极有个向下的Δv,会使得两个支路上有个Δi,这个Δi对x、y点的电压的影响,x点为R1*Δi+Δi/gmq1   y点的影响只有Δi/gmq2,假设两个BJT的gm差不多,实际上应该也是一样的,因此x点向上的Δv较大,因此接法是正确的
 楼主| 发表于 2021-1-5 16:46:40 | 显示全部楼层


YyuanRTs 发表于 2021-1-5 16:41
正因为左路下面的输出电阻大,当上面的电流变化相同的时候,它的电压变化会比右边大
...


R2大于R1的,M3漏端电阻大于M4漏端电阻啊,不是右边的输出电阻大么?这个输出电阻看的是两路PMOS管漏端的输出电阻,还是X和Y点之下的输出电阻啊,我咋有点懵了呢
 楼主| 发表于 2021-1-5 16:53:45 | 显示全部楼层


xuwenwei 发表于 2021-1-5 16:46
新人分析,不知道对否,假设pmos的栅极有个向下的Δv,会使得x、y点有个对应的Δv,该Δv与x、y点的输出阻 ...


感谢大佬,这个解释我看懂了,是看X点和Y点的哪个输出阻抗大,我之前理解的是看两路PMOS管漏端的哪路输出阻抗大了
发表于 2021-1-5 17:28:17 | 显示全部楼层
x点是负反馈,y点是正反馈,必须保证在正反馈环路增益小于负反馈。
楼上忽略了高频的分析,一般vref点会挂电容的,正反馈环路增益在高频会更低,有利于稳定。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 21:56 , Processed in 0.021159 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表