在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: eexiaozi

[求助] 超低功耗振荡器OSC漏电问题

[复制链接]
 楼主| 发表于 2020-12-24 10:20:55 | 显示全部楼层


MC跑了,其他同事也在其他条件下跑,包括后仿都跑了,没有异常。
发表于 2020-12-24 10:29:44 | 显示全部楼层
说实话,2.2V,考虑上面一堆开关,感觉像是被拉死了,拉到某种简并态去了;
但是整体而言又没有环,应该没有简并的机制;
我有点怀疑你的那堆chopper sw,会不会有某种中间态,导致不应该同时通的sw同时通了;

BTW:感觉这个结构蛮好玩的,充电和比较器共用电流,把比较器offset chop到periodic jitter,但是感觉偏置本身的PVT就飘的厉害,这个频率能稳吗?
发表于 2020-12-24 11:25:29 | 显示全部楼层


ericking0 发表于 2020-12-24 10:29
说实话,2.2V,考虑上面一堆开关,感觉像是被拉死了,拉到某种简并态去了;
但是整体而言又没有环,应该没 ...


我和你的猜测接近,比较像是电路本身设计的缺陷导致的,而不是寄生漏电造成;
时钟频率跟偏置电流是无关的,只取决于电阻、电容的乘积,看图片电阻应该是用了两种温度系数做了补偿,如果用了MOM电容,这样输出频率可以做到与温度无关;
但是如果没有做校准电路补偿电阻电容的corner变化,工艺角造成的频率偏差肯定是存在的;
发表于 2020-12-24 13:33:54 | 显示全部楼层


xux1991 发表于 2020-12-24 11:25
我和你的猜测接近,比较像是电路本身设计的缺陷导致的,而不是寄生漏电造成;
时钟频率跟偏置电流是无关 ...


哦,对,我刚才脑子秀逗了;
deltaVgs/R1得到电流,电流C充到deltaVgs/R1*R2,天生抵消掉了;


发表于 2020-12-24 14:57:10 | 显示全部楼层
路过学习,很实用,谢谢分享。
发表于 2020-12-26 21:38:25 | 显示全部楼层
有没有用到native管?在5V工艺下做过这种结构,但也就做到三四百n就不往下降了。
 楼主| 发表于 2021-4-13 09:52:18 | 显示全部楼层


lynker 发表于 2020-12-26 21:38
有没有用到native管?在5V工艺下做过这种结构,但也就做到三四百n就不往下降了。 ...


整体静态功耗时小于三四百nA,在百nA级别。
发表于 2021-4-13 11:54:58 | 显示全部楼层
有没有可能vchp和vchpb的non-overlap有问题,导致sw将两个支路有机会短接在一起。比较器无法正常工作,两支路电流也不一致。
发表于 2021-4-14 10:01:38 | 显示全部楼层


eexiaozi 发表于 2021-4-13 09:52
整体静态功耗时小于三四百nA,在百nA级别。


我用的CSMC 0.5um工艺,用小尺寸估计还能降
 楼主| 发表于 2021-4-23 20:00:29 | 显示全部楼层
debug发现电阻Rc断了,起初以为OD density不够导致断了,但是加了OD density之后,还是断了。电阻上加了一层M1,M1通过contact接到psub层,不知会不会是这个原因导致电阻断裂
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-29 07:26 , Processed in 0.023930 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表