在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2059|回复: 5

[求助] 震惊!大学生看论文居然遇到这样的问题(关于ADC的comparator)

[复制链接]
发表于 2020-9-22 20:31:45 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
看论文的时候看到下面一段话:
For an N-bit binary weighted SAR ADC, at most two out of N comparisons are critical because of thermal noise. One of those critical decisions occurs at the last bit. The other critical decision may occur at any of the previous (N-1) comparisons.


看到这的时候不是很明白,他说对于ADC比较的过程至多有两个关键位的比较,一个关键位是最后一位,一个关键位在前面的N-1位中任意出现。有没有人知道这是什么意思呢?原文只有这一段话,后面都是不相关的了。



Reference

A 3.3fJ/conversion-step 250kS/s 10b SAR ADC Using Optimized Vote Allocation

10.1109/CICC.2013.6658425
https://ieeexplore.ieee.org/document/6658425
发表于 2020-9-23 12:51:07 | 显示全部楼层
推荐你看一篇综述
A Tale of Two ADCs: Pipelined Versus SAR
看看里面的图10和图12,应该很好想明白
发表于 2020-9-23 16:27:02 | 显示全部楼层
在转换过程中在前N-1位会出现DAC的输出很接近的情况。假定第M位转换时DAC输出相差1.5LSB, 如果噪声太大,就会导致这1bit的比较结果出错。这就是作者这么说的原因。建议仿真一个最基础的SAR,这样就有亲身的感受。
 楼主| 发表于 2020-9-23 20:30:27 | 显示全部楼层


老尤皮 发表于 2020-9-23 12:51
推荐你看一篇综述
A Tale of Two ADCs: Pipelined Versus SAR
看看里面的图10和图12,应该很好想明白 ...


谢谢你,再结合楼下那位兄台的回复,我已经基本想明白了
 楼主| 发表于 2020-9-23 20:35:24 | 显示全部楼层


quantus 发表于 2020-9-23 16:27
在转换过程中在前N-1位会出现DAC的输出很接近的情况。假定第M位转换时DAC输出相差1.5LSB, 如果噪声太大, ...


非常感谢你的耐心回复,再问一下,原文中说至多有两个关键位,这个至多是不是因为发生过一次错误之后,DAC产生错误的反馈,输出离Vin距离会更加远,所以不会再出现比较器两端输入值过于接近而被噪声影响的问题了。我是一名IC新人,正在学习软件和看论文,请多指教。

点评

是的  发表于 2020-9-23 21:40
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-13 03:45 , Processed in 0.017561 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表