在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3441|回复: 3

[原创] 集成电路设计培训之静态时序分析 邀请函

[复制链接]
发表于 2020-8-31 14:48:44 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
静态时序分析(Static Timing Analysis,STA)是流程成功的关键环节,验证设计在时序上的正确性。STA过程中设计环境和时序约束的设定、时序结果的分析和问题解决都需要设计工程师具有专门的知识和技能。面对越来越复杂的集成电路设计,有较多初学者存在编写的约束文件不完整或者不了解如何进行时钟约束及多周期路径约束导致时序违例不能准确上报、误报较多时序违例问题,且经验不足无法快速有效定位。同时,集成电路设计进入了超深亚微米领域,金属层增加、线宽减小,串扰延迟、噪声等信号完整性问题(SI)对工程师的时序分析能力和水平要求越来越高,在一些大的芯片设计企业会设置有专门的信号完整性工程师岗。
为加快集成电路行业紧缺人才的培养,中科芯云微电子科技有限公司(青岛EDA中心)联合Synopsys、青岛集成电路人才创新培养联盟、青岛微电子创新中心将于2020年9月16日-18日举办为期三天的“静态时序分析技术培训”。将通过理论和实践结合的方式,对时序分析概念和流程、时序约束含多时钟约束、时序报告、PBA等进行深入解析,并结合正版工具环境下的实操训练,让学员熟练掌握时序分析全流程知识,熟练使用EDA工具Prime Time进行时序分析和sign-off,掌握识别不完整/不正确约束、高效分析与调试的方法和实践技巧,并掌握POCV、AWP、DSMA等高级时序方法和信号完整性分析。
本次培训讲师为Synopsys资深应用工程师,采用webex+vnc+vpn的线上培训方式,实操环节将依托青岛EDA中心的专业EDA云平台进行,学员能够在云端正版工具环境中进行lab实操。
适合高等院校集成电路相关专业的学科带头人或骨干教师、 有意愿将来从事集成电路行业的相关专业本科生、研究生、 期望换岗到数字设计拿高薪的工程师或数字IC设计工程师等。
Objectives 培训目标
At the end of this workshop the student should be able to:
List the sequence of steps needed for Static Timing Analysis flow in PrimeTime
Create and/or restore a saved session
Identify opportunities to improve STA run time
Verify design constraints, look for untested timing checks and address the issues using a Job Aid
Systematically generate and interpret reports for summary and detailed design/timing information
Constrain/Identify design clocks that are synchronous, asynchronous and are mutually exclusive
Find which clocks are interacting and validate correct clock interactions
Exercise Setup/Hold, Recovery/Removal, Clock Gating setup/hold, Data to Data setup/holdand Minimum pulse width checks generating reports accordingly
Analyze timing situations involving Latches, Multi cycle paths, Combinational feedback loops, and Non unate cells along clock paths
Debug Timing Reports when the findings are incorrect/questionable
Account for statistical on-chip delay variations using Parametric OCV (POCV) analysis
Enable Advanced Waveform Propagation (AWP) to address waveform distortions and to improve timing correlation with SPICE
Determine when and how to use path-based analysis (PBA) to achieve timing accuracy
Perform crosstalk delay analysis in PrimeTime-SI using key reports from the shell and the GUI
Generate crosstalk noise analysis reports discussing the benefits to using CCS Noise libraries
Using (Physically Aware) ECO steps, to fix Timing, DRC and Noise violations and to reduce power
Address handling of a large number of scenarios and very large designs using respectively the techniques of Distributed Multi Scenario Analysis (DMSA) and Hyperscale Analysis
Prerequisites 参训需求
To benefit the most from the material presented in this workshop, students should:
Have a basic understanding of digital IC design
Understand elements of gate level design: chip vs. block level, sequential vs. combinational logic, clock tree vs. data path, pre- vs. post- layout differences
Have familiarity with UNIX and a UNIX text editor of your choice
No prior PrimeTime knowledge or experience is needed to attend this workshop.  
Course Outline培训日程安排
2020年9月16日至9月18日
2020年9月16日
9:00 ~10:00   
Introduction to STA in PrimeTim
10:00~10:10   
Break
10:10~11:30  
STA Concepts and Flow in PrimeTime            
1:30~2:20      
Methodology: Qualifying Constraints  
2:20~2:30        
Break
2:30~3:30         
Methodology: Generating Reports
3:30~4:10         
Lab1
4:10~4:50      
Lab2
4:50~5:30        
Lab3
2020年9月17日
9:00~10:00      
Constraining Multiple Clocks
10:00~10:10   
Break
10:10~11:30   
Additional Checks and Constraints
1:30~2:30         
Timing Correlation: POCV and AWP Analysis
2:30~2:40     
Break
2:40~3:30         
Signoff: Path Based Analysis (PBA)
3:30~4:10      
Lab4
4:10~4:50        
Lab5
4:50~5:30         
Lab7
2020年9月18日
9:00~10:00      
Signal Integrity: Crosstalk Delay Analysis
10:00~10:10   
Break
10:10~11:30     
Signal Integrity: Crosstalk Noise Analysis
1:30~2:30         
Timing Closure: ECO/What If Analysis
2:30~2:40        
Break
2:40~4:00        
Large Data: DMSA and Hyperscale Analysis
4:00~4:20      
Conclusion
4:20~5:00      
Lab8
5:00~5:30      
Lab9
培训结束
报名方式
1. 邮件回执报名
请各位报名学员于2020年9月11日前将回执发到会务组联系人邮箱,回执表如下:
中国科学院青岛EDA中心
集成电路人才专项培训报名回执表
学校/单位名称
姓名
职务
联系电话
邮箱
备注
2. 扫码在线报名
扫描上面二维码在线报名,要求填写信息真实有效,准确无误。
培训费用
1. 此次培训费用为2000元/人,费用包含(报名费、授课教材、上机实训环境、证书费等)报名截止到9月11日;
2. 学费早鸟价1500元/人,即日起至9月7日前交费可享受,仅限10个名额,先到先得;
3. 团体价(3人及以上团体报名)1200元/人;
4. 全国在校大学生,凭学生证可以享受800元/人优惠价格; 山东高校在校大学生,凭学生证可以享受600元/人优惠价格。学生注册费,需提供学生证或所在学校出具的学生证明(加盖学校或学院公章),扫描件或者照片发送至training@chip-cloud.com,审核通过后即可参加。
汇款信息:
名:中科芯云微电子科技有限公司
开户行:中国建设银行青岛崂山支行
号:37150198682700000951
请于2020年9月11日前,将注册费全额汇入以下账户,并在备注中注明款项信息(9月16日培训+学校/公司+学员姓名)
证书颁发
本次培训由青岛EDA中心及Synopsys联合举办,按时完成培训任务的学员将获得由中国科学院EDA中心及Synopsys联合出具的培训证书。
会务组及联系方式
联系人:周老师                 联系人:王老师  
手机:18661959955 (同微信)       手机:13651781526
邮箱:zhoushh@chip-cloud.com       邮箱:wanglili@chip-cloud.com

扫码报名

扫码报名

青岛EDA中心集成电路设计培训之静态时序分析 邀请函.pdf

909.56 KB, 下载次数: 7 , 下载积分: 资产 -2 信元, 下载支出 2 信元

 楼主| 发表于 2020-9-1 14:09:56 | 显示全部楼层
名额有限,感兴趣的学员可以在留言板留言,或者微信电话联系
发表于 2020-9-1 15:09:20 | 显示全部楼层
synopsys公司的工程师直接给培训应该讲的很细致吧,教材是可以发给报名人员的?   线上培训也可以进行实践训练?
 楼主| 发表于 2020-9-1 15:53:38 | 显示全部楼层


shirley19891216 发表于 2020-9-1 15:09
synopsys公司的工程师直接给培训应该讲的很细致吧,教材是可以发给报名人员的?   线上培训也可以进行实践 ...


是的,讲师是synopsis原厂讲师授课,教材是纸质版的有两本可以寄给学员,有Lab实操环节的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-27 23:29 , Processed in 0.022793 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表