在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1903|回复: 4

[求助] VCS前仿时 慢时钟踩不到快时钟数据

[复制链接]
发表于 2020-8-27 17:24:21 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神:问题如下图
微信图片_20200827171907.jpg
微信图片_20200827171911.jpg
VCS所用版本为2016,NC_verilog不会出现以上情况
求解惑

发表于 2020-8-27 19:26:32 来自手机 | 显示全部楼层
不同仿真器对标准并未规定死的事件调度会有些许差别。
发表于 2020-8-27 19:31:50 | 显示全部楼层
修改为clk_div = ~clk_div
发表于 2020-8-28 08:58:13 | 显示全部楼层


phoenixson 发表于 2020-8-27 19:31
修改为clk_div = ~clk_div


3楼正解,要不就加一个#0.1
 楼主| 发表于 2020-8-28 19:38:34 | 显示全部楼层
谢了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 18:23 , Processed in 0.018280 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表