在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 15014|回复: 31

[求助] 关于LDO密勒补偿电容大小的问题

[复制链接]
发表于 2020-8-24 23:29:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 weishutao 于 2020-8-24 23:31 编辑

临近开学,闲着无事做一个LDO,用的是比较简单的电路。有图有真相,由于我想提高PSRR的性能,我就用了cascade结构,但是环路在50uA-1mA的负载是相位裕度只有30°左右,所以我有加了密勒电容。接近20pf的密勒电容才达到基本的相位裕度要求,我想问20pf的密勒电容算不算是正常的。
57b46853605b057999436b04071ab3e.png
 楼主| 发表于 2020-8-24 23:38:38 | 显示全部楼层
其实在负载电流比较大的时候(10mA~250mA),环路比较稳定。最差情况就是50uA~1uA左右。下面两个图是密勒补偿过后环路增益和相位裕度。

这个是负载500uA

这个是负载500uA

负载200uA

负载200uA
 楼主| 发表于 2020-8-24 23:40:08 | 显示全部楼层


weishutao 发表于 2020-8-24 23:38
其实在负载电流比较大的时候(10mA~250mA),环路比较稳定。最差情况就是50uA~1uA左右。下面两个图是密勒补 ...


我就是想问一下,这么大的密勒补偿电容,过不过分。之前做运放没见过这么大的补偿电容最多也就2pf左右
 楼主| 发表于 2020-8-24 23:44:42 | 显示全部楼层
还有一点是,不加Miller电容能提高环路稳定性吗?
我外面挂的有一个uF级的解耦电容
发表于 2020-8-25 09:48:33 | 显示全部楼层
你好,想请教一个问题,,功率管的栅极和电源之间的电阻是起什么作用?
发表于 2020-8-25 10:03:14 | 显示全部楼层
pf的milier补偿电容没问题,但是你这个负载电流做得有点太小了吧
发表于 2020-8-25 11:21:23 | 显示全部楼层


染纱 发表于 2020-8-25 09:48
你好,想请教一个问题,,功率管的栅极和电源之间的电阻是起什么作用?


给M7的那个buffer提供偏置电压
发表于 2020-8-25 11:43:28 | 显示全部楼层


xuexiic.. 发表于 2020-8-25 11:21
给M7的那个buffer提供偏置电压


感谢,不过我还是有点不明白,M7的源级不是有二极管接法的PMOS吗?前一级的输出摆幅足够不就可以了吗?为什么还需要电阻来偏置呢?劳烦解释,谢谢
发表于 2020-8-25 11:52:56 | 显示全部楼层


染纱 发表于 2020-8-25 11:43
感谢,不过我还是有点不明白,M7的源级不是有二极管接法的PMOS吗?前一级的输出摆幅足够不就可以了吗?为 ...


后面那个二极管接法的PMOS应该是用来偏置功率管的,类似于自偏置那种,电阻也可以换成一个pmos电流源,
发表于 2020-8-25 11:58:40 | 显示全部楼层


xuexiic.. 发表于 2020-8-25 11:52
后面那个二极管接法的PMOS应该是用来偏置功率管的,类似于自偏置那种,电阻也可以换成一个pmos电流源, ...


如果把差分对两输入端对调,M7管我用NMOS,就是把NMOS的漏和上面自偏置PMOS相连,NMOS的漏需要像这样再接一个电阻吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 10:31 , Processed in 0.022717 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表