|
发表于 2021-10-21 09:51:18
|
显示全部楼层
若是您的電路是採用異步時鐘, 理論上要在比較器結果生成之後, 才會由此結果去敲電容開關的控制電路,
電路的控制信號路徑A應為: 比較器->異步時鐘控制電路(shift register)->電容開關切換控制 (決定電容是切到pwr or gnd) -> 電容電壓切換
另一個路徑B則是, 比較器輸出結果->延遲時間電路->重置比較器
若是B的時間比A快得多, 則有可能會出現電容電壓還沒切換到位而造成的settling error
您所提到的問題則不太會發生
異步時鐘是由比較器結果產生=>這個思緒是對的
|
|