在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5711|回复: 9

[求助] 带隙基准的高频PSRR

[复制链接]
发表于 2020-7-18 12:21:10 | 显示全部楼层 |阅读模式
150资产
请问大家,带隙基准的高频PSRR应该怎么增加呢。我采用的是Brokaw结构,想通过并联C2引入零点从而提高环路增益来提高高频PSRR,但效果并不是很好。有什么其他办法吗? WE0Y%P`5$~QUV9973KPT6PR.png psr.bmp 比如可以不以采用前馈波纹消除技术,在QP6的基极引入一个与电源电压波动相反的小信号呢?这样的话具体要怎么操作呢?谢谢啦!!!!!

 楼主| 发表于 2020-7-18 13:10:29 | 显示全部楼层
顶!!
 楼主| 发表于 2020-7-18 16:34:49 | 显示全部楼层
顶顶顶
发表于 2020-7-29 13:26:36 | 显示全部楼层
外面加个低通RC滤波器。
发表于 2020-7-30 11:57:28 | 显示全部楼层
通常来说,bandgap内部的运放模块影响的是低频端PSRR,也就是说你对运放的优化只能优化低频段PSRR的值和带宽。高频端的PSRR可以在输出端接一个电容构成一阶RC低通滤波器,过滤掉高频信号,要求严格的话可以接高阶滤波器模块。
发表于 2022-8-29 11:18:48 | 显示全部楼层


chen20599 发表于 2020-7-30 11:57
通常来说,bandgap内部的运放模块影响的是低频端PSRR,也就是说你对运放的优化只能优化低频段PSRR的值和带 ...


请问输出端这个电容值的大小怎么选取呢
发表于 2023-7-29 17:55:18 | 显示全部楼层


chen20599 发表于 2020-7-30 11:57
通常来说,bandgap内部的运放模块影响的是低频端PSRR,也就是说你对运放的优化只能优化低频段PSRR的值和带 ...


我的电路加了RC后,启动时间就达不到指标要求了,但是如果电容取得不够大,高频处的psrr还是达不到要求
发表于 2023-9-20 13:10:05 | 显示全部楼层


tyth 发表于 2023-7-29 17:55
我的电路加了RC后,启动时间就达不到指标要求了,但是如果电容取得不够大,高频处的psrr还是达不到要 ...


加一个RC低通滤波器之后,考虑启动时间问题,再加一个输出加速电路就可以了
发表于 2024-1-29 19:53:34 | 显示全部楼层
楼主有相关的论文可以分享一下吗?我也在看这个结构的bg
发表于 2024-8-13 11:49:31 | 显示全部楼层


喵星人在et 发表于 2024-1-29 19:53
楼主有相关的论文可以分享一下吗?我也在看这个结构的bg


楼主看的怎么样了,能分享点资料不,Banba实在调不动了,想换这个结构,能低压嘛
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 00:55 , Processed in 0.022130 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表