在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 6147|回复: 5

[求助] LDMOS各个区域怎么看?

[复制链接]
发表于 2020-5-21 10:42:12 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
小弟最近刚接触LDMOS,想请问下在cadence仿真里LDMOS的VGS小于VTH,为什么VDSAT还是大于0的?还有LDMOS的饱和区应该怎么判断呢,在cadence里面region0,1,2,3又分别是什么意思呢?谢谢啦
FW4P$SI%N)OB3`@`T5PAHSK.png
发表于 2020-5-21 10:50:17 | 显示全部楼层
 楼主| 发表于 2020-5-21 17:48:40 | 显示全部楼层
顶一下
 楼主| 发表于 2020-5-21 17:49:32 | 显示全部楼层


xuwenwei 发表于 2020-5-21 10:50
http://bbs.eetop.cn/thread-632806-1-1.html


请问LDMOS和普通MOS一样吗
 楼主| 发表于 2020-5-21 22:27:58 | 显示全部楼层
我再顶~
发表于 2020-5-22 15:19:39 | 显示全部楼层
LDMOS 漏极固定是漏极,耐高压。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-14 01:22 , Processed in 0.017610 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表