在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: 451968344

[求助] chopper 结构的设计细节,大神帮我点一下

[复制链接]
发表于 2022-7-30 16:27:33 | 显示全部楼层


451968344 发表于 2020-4-24 14:23
嗯,已simulate验证,故意把同时断开的时间增大至10ns左右,输出结果并无差异,同时断开时段,out端仍有 ...


楼主你好,请问有non overlap时钟产生电路的相关资料吗?
 楼主| 发表于 2022-8-2 15:45:26 | 显示全部楼层


hzq710789790 发表于 2022-7-30 16:27
楼主你好,请问有non overlap时钟产生电路的相关资料吗?


image.png
网络上应该一搜就有的,如果这是两个相位都不用前面的那些d触发器
发表于 2022-8-2 16:08:48 | 显示全部楼层
good
3q for share~
发表于 2025-7-1 18:59:25 | 显示全部楼层
本帖最后由 tf001 于 2025-7-1 19:10 编辑

刚做带chop的bg,试着回答问题:
1. 做amp时,chop频率小于带宽是因为要保证信号的放大,将噪声和有用信号分离;在bg中,我们关心的是非常低频的信号,或者说1/f噪声占主导的信号,所以此时chop的带宽就没那么重要,要特别注意filter引入的额外相移对bg环路的影响;
2. 尝试过仅反相器和加一定的non-overlap;non-overlap需要特别注意交叠时间,因为此时chop的开关同时打开 or 关闭,环路其实是失效的,时钟会直接couple到相应节点,从而导致bg整体偏高或偏低。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-12 20:20 , Processed in 0.016994 second(s), 8 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表