在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3794|回复: 11

[求助] 一个帶隙电路 start-UP的请教

[复制链接]
发表于 2020-2-1 19:13:39 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
其工作原理为:若上电后各支路电流为0,那么所有的PMOS电流源关断,Ml0的栅极被拉低到地电位,因此Mlo导通,并向R2和Q1支路注入电流。一旦电路摆脱零电流状态,
M9、Mll、Ml2将Ml0的栅极电位拉高使得Ml0关断,
从而使启动电路脱离主电路。

疑问是M9,M1,M2.M5,M6 gate的电压怎么来?

thanks

Snap1.bmp
发表于 2020-2-1 19:43:14 | 显示全部楼层
上电完成之后,M9, M1, M2, M5, M6的栅极偏置电压由已经进入正常工作状态的OPAMP内部的偏置电路提供,比如共源共栅结构的电流镜上本身就分别有M9,M1,M2,和M5/M6所需要的栅极电压,直接连出来就是,as shown。
发表于 2020-2-1 19:46:55 | 显示全部楼层
在启动之前,系统的零电流状态由M10上栅极电压变化而摆脱零状态,从而进入启动状态。M10上的栅极电压由流过M9,M11,M12 的沟道电流而造成的电压差所决定。
 楼主| 发表于 2020-2-1 23:13:10 | 显示全部楼层
万分感谢
 楼主| 发表于 2020-2-2 11:58:26 | 显示全部楼层


amodaman 发表于 2020-2-1 19:43
上电完成之后,M9, M1, M2, M5, M6的栅极偏置电压由已经进入正常工作状态的OPAMP内部的偏置电路提供,比如 ...


所以说图中 M5和M6的gate是连接在OPAMP的输出的对吗?   (当时看图没有连接小黑点,一直没看懂)

点评

M5 M6的gate连接一个Vbias电压,不是连接到OPAMP输出;M5 M6就是一个cascode管,减小失配,提高PSR  发表于 2020-9-7 14:01
 楼主| 发表于 2020-2-2 12:26:54 | 显示全部楼层


amodaman 发表于 2020-2-1 19:43
上电完成之后,M9, M1, M2, M5, M6的栅极偏置电压由已经进入正常工作状态的OPAMP内部的偏置电路提供,比如 ...


另外一个问题,opamp处 R1 (V+)的电平怎么产生?   这是意图应该不全, 当前示意图 智能确定opamp   (V-)的电压。thanks
发表于 2020-2-2 14:38:16 | 显示全部楼层


kissshenzhu 发表于 2020-2-2 12:26
另外一个问题,opamp处 R1 (V+)的电平怎么产生?   这是意图应该不全, 当前示意图 智能确定opamp   ( ...


反馈环路的作用强迫V+和V-的电压相等,否则环路就失效了。
 楼主| 发表于 2020-2-2 14:49:37 | 显示全部楼层


amodaman 发表于 2020-2-2 14:38
反馈环路的作用强迫V+和V-的电压相等,否则环路就失效了。


万分感谢
发表于 2020-2-8 23:49:47 | 显示全部楼层
谢谢谢谢
发表于 2020-2-12 16:32:33 | 显示全部楼层
本帖最后由 doom2011 于 2020-2-12 16:34 编辑

这个电路貌似是用于产生零温电流而非零温电压的吧,另外M1 和M2的gate电压是OP给的,M5和M6的需要另外给出偏置
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-22 02:57 , Processed in 0.024229 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表