在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2851|回复: 1

[原创] MIPI CSI2-TX接口基于FPGA实现

[复制链接]
发表于 2019-10-16 15:49:02 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
MIPI CSI2-TX用途:
  跟海思的3559A芯片进行图像数据传输;
MIPI CSI2-TX接口特性:
  xilinx 7系列芯片最大支持1.25Gbps;
  最大支持lanes数量为4;
  支持的图像格式有YUV422, RAW, RGB;
MIPI CSI2-TX实现:
  通过调用xilinx自带的CSI2-TX ip实现,编写相应的axi4-lite控制模块对ip进行控制和初始化;
MIPI CSI2-TX功能实现框图:

                               
登录/注册后可看大图


发表于 2019-11-26 10:27:03 | 显示全部楼层
图好像挂了。。。另外PHY怎么实现呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

X

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-6 20:22 , Processed in 0.015747 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表