在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2733|回复: 8

[求助] Tessent MBIST关于RTL寄存器设置一个固定值

[复制链接]
发表于 2019-4-11 18:15:37 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大牛们,有没有用过Tessent MBIST去设置RTL某一个register的固定值的吗?用过的朋友帮忙解答一下,谢谢啦
发表于 2019-4-14 01:13:13 | 显示全部楼层
问条描述不清楚!!!!!
你的意思是用MBIST的逻辑去观测某个寄存器的输出值吗?
发表于 2019-4-14 16:30:27 | 显示全部楼层
你的意思是设置RTL code的register的值吗?
 楼主| 发表于 2019-4-23 20:52:27 | 显示全部楼层
其实我现在跑的是physical block模式,current design层输入信号需要控住,spec看了半天没找到对应设置,请求大牛来支援
 楼主| 发表于 2019-4-23 21:24:08 | 显示全部楼层
这个输入信号(叫A),在后面经过一个clock mux当select,插入的时钟想要用这个Mux 0端的,现在我的做法是加一个dft_control_point  -inverse_control_source去控这个select,但是这样会插入一些gate;实际芯片跑的时候,这个模块的输入是从上层一些传进来的(可控),如果可以通过命令不加gate的方式去声明这个信号,然后各个memory的时钟穿通了,DRC过得去,就可以走后面的流程了;
 楼主| 发表于 2020-6-5 21:46:33 | 显示全部楼层
add_dft_control可以解决;
发表于 2020-6-18 19:20:27 | 显示全部楼层
本帖最后由 ridge_gu 于 2020-6-18 19:21 编辑

如果你用了mentor的IJTAG flow:哪里需要force functional register就在前面加个一个TDR 和一个test MUX,在上层集成的时候,通过ICL去控制下层的static TDR value。JOB DONE
发表于 2020-6-18 19:22:16 | 显示全部楼层


ridge_gu 发表于 2020-6-18 19:20
如果你用了mentor的IJTAG flow:哪里需要force functional register就在前面加个一个TDR 和一个test MUX, ...


如果你用了mentor的IJTAG flow:哪里需要force functional register就在前面加个一个TDR 和一个test MUX,在上层集成的时候,通过PDL去控制下层的static TDR value。JOB DONE

发表于 2020-7-21 13:43:29 | 显示全部楼层
add_cell_constraint
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 12:49 , Processed in 0.022188 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表