在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1855|回复: 2

菜鸟提问

[复制链接]
发表于 2007-11-19 15:26:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我现在在做一个音频的算法,已经能实现系统仿真了,就是一个小小的消噪算法,通过读入源文件,经过处理后能得到想要的输出.wav文件了,最终目标是将这个算法用硬件实现,(在FPGA上实现就行)。我不知道接下来应该怎么走,需要将MATLAB转为C语言,放到一般的通用dsp上跑一下呢?  还是可以往下直接对这个算法做结构划分,然后将其划分成小模块,用硬件描述语言直接描述。请高手指教,不胜感激!!QQ:280361681        邮箱:xxh8281@yahoo.com.cn
发表于 2007-11-19 21:36:14 | 显示全部楼层
find a verilog/vhdl guy
check which part of your matlab code can be implement
which part ( Algorithm) need to re-write for HW implement
evey '*' '/' 'mod' is a big effor in HW implement
use '+' '-' to replace '*' '/'
using FPGA is a good choose because they have many bulilt-in marco you can use
 楼主| 发表于 2007-11-20 12:49:43 | 显示全部楼层

thank you

谢谢madoka28,我用的算法有大量的乘法和除法,更郁闷的是还有点乘和点除,大多数在矩阵分解上用的。我想这用硬件实现会很困难,还想请教要是这样做的话硬件花费是不是很大,我想我的处理数据是8KHZ 采样,做128点STFT,重叠为50%,这样整体做下来会是一个什么样的结果。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-14 18:19 , Processed in 0.017600 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表