在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3446|回复: 3

[讨论] Ken Kundert文章Modeling Jitter in PLL中的VerilogA代码报错

[复制链接]
发表于 2018-12-21 09:50:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
使用该文章的带Jitter的分频器的VerilogA模型,在spectre里仿真,结果报错(出现负延迟),去查了下VerilogA的help文档,里面说transition()函数的delay必须是非负数,但是为啥Ken Kundert的代码里的延迟出现了负数呢?如果这个方法不行,应该怎么去模拟时钟的抖动呢?希望有大神指导!
发表于 2019-1-4 12:14:16 | 显示全部楼层
加个正的offset?
发表于 2019-1-7 12:31:19 | 显示全部楼层
transition()函数的delay必须是非负数
 楼主| 发表于 2019-1-8 09:33:01 | 显示全部楼层
回复 3# 122013137


   谢谢你的回复。那Ken Kundert的VerilogA代码岂不是有错,$dist_normal()产生的随机延迟有正数也有负数,把这个随机延迟用在transition()函数里仿真就会报错。另外,有什么好的方法来模拟输入参考时钟的随机抖动呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-25 08:02 , Processed in 0.017602 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表